首页 > 其他分享 >ALINX 产品亮相德国慕尼黑电子展,展示基于紫光同创 FPGA 芯片的系列板卡成果

ALINX 产品亮相德国慕尼黑电子展,展示基于紫光同创 FPGA 芯片的系列板卡成果

时间:2024-11-18 11:32:11浏览次数:1  
标签:Logos ALINX FPGA 紫光 电子展 同创 板卡

2024年11月12-15日,来自全球各地的电子行业精英齐聚慕尼黑国际电子元器件博览会(elctronica)。作为享誉全球的专业贸易博览会,electronica 几乎覆盖全品类和用户市场——从汽车和工业电子到嵌入式系统、无线技术、医疗电子和 MEMS 等,是展示电子行业发展趋势和市场信息的重要平台。

 

作为行业领先的 FPGA 板卡及方案商,芯驿电子 ALINX 多款基于紫光同创 FPGA 芯片开发的板卡产品亮相慕尼黑电子展,展示中国 FPGA 应用产品发展成果。

 

001(1).jpg

 

现场重点展示了 ALINX 基于紫光同创 Pango Logos/Logos-2 系列 FPGA 芯片开发的多款板卡产品,包括光纤通信开发平台 AXP201、视频图像处理开发平台 AVP50G、AXP100、PGL22G、AXP50 等。紫光同创 Logos/ Logos-2系列产品不仅兼容 PCIe、Serdes 及 DDR3 等高速数据接口,更拥有丰富 IO 资源,满足跨领域需求,从视频图像处理、5G 通信到工业自动化,再到消费电子,成就多样应用场景,以高性价比赢得消费者青睐。

 

003(1).jpg

 

比如此次展示的新品光纤通信开发平台 AXP201,基于紫光同创 Logos-2 PG2L200H 器件,采用“核心板(SOM)+扩展板”模式设计,核心板 P200 实现 100% 国产化,配备了 1GB DDR3 和 16MB QSPI FLASH,提供丰富的逻辑资源和高速接口,适用于高速数据传输的应用设计;扩展板提供丰富的扩展 IO 和电压可调 IO,用于连接 ALINX 多种功能模块,满足不同场景的应用需求。

 

 

 

AXP201-4 (1).jpg

 

 

作为紫光同创官方合作伙伴,ALINX 坚持重视 FPGA 国产化的发展,已成功推出了 Logos / Logos2、Titan-2、Kosmo-2 等多个系列国产 FPGA 行业方案产品,不断满足市场发展需求,推动国产 FPGA 生态系统建设。

 

 

标签:Logos,ALINX,FPGA,紫光,电子展,同创,板卡
From: https://www.cnblogs.com/alinx/p/18552212

相关文章

  • ALINX 多系列 FPGA 产品亮相第二十六届高交会,携手紫光同创助力 FPGA 国产化发展
    2024年11月14-16日,以“科技引领发展产业融合聚变”为主题的第二十六届中国国际高新技术成果交易会在深圳盛大召开。全球100多个国家和地区超过5000余家知名企业与组织参展,设置包括人工智能与机器人、电子信息与大数据、高端装备制造等在内的22个专业展,吸引专业观众达40万......
  • 【PCIE716-0】基于PCIe总线架构的XC7Z100 FPGA高性能实时信号处理平台
     板卡概述PCIE716-0是一款基于PCIe总线架构的XC7Z100FPGA高性能实时信号处理平台。该平台采用Xilinx的ZYNQSOC系列产品XC7Z100作为主处理器。该平台的PL端具有1个FMC(HPC)接口,1路PCIex8主机接口,支持1路UART串口、支持1组64位DDR3SDRAM大容量缓存、支持1路1000BASE-T千兆以太......
  • 一文讲透 FPGA CDC 多bit跨时钟域同步-hand-shanking机制
    一、背景数据的跨时钟域处理是FPGA开发过程中的常见问题,存在两种情况慢时钟向快时钟同步:只需在快时钟域打两拍即可。其RTL如下:打拍同步的原理:大家在初学FPGA时,经常听过FPGA中对信号打拍可以有效得避免亚稳态,而且一般要打两拍,其数学本质是如果打一拍发生错误得概率是1/1000......
  • 新手在学习FPGA时有哪些常犯的错误?
    新手在学习FPGA时,通常会犯以下几种错误:不理解硬件描述语言(HDL)与高级编程语言的区别:新手可能会将Verilog或VHDL当作C语言或Python来编写,而忽略了HDL是用于描述硬件的行为,而不是编写软件程序。不熟悉仿真与综合的概念:仿真是在没有实际硬件的情况下测试代码的行为,而综合是将H......
  • 时序违例原因分析之 FPGA
    时序违例是FPGA设计过程中的一个常见问题,特别是当系统达到高速或复杂的级别时,故本文将重点探讨时序违例阶段中FPGA的原因分析。FPGA的设计在接收到时钟信号后,需要一定时间才能完成逻辑运算,但如果所需时间超过了时钟周期,就会导致时序违例,此时会发生一些奇怪的现象,例如输出数......
  • 【新品速递】一文详解 ALINX NVMe IP 特性
    -ALINXNVMe IP- 在当下数据驱动的时代,企业对高性能存储解决方案的需求不断增加。NVMeAXIIP凭借其支持大数据量、高速传输、低延迟等存储性能优势,成为众多开发者和企业的理想选择。NVMe 专为SSD而生,通过直接利用PCIe通道,避免SATA协议和外置控制器(PCH)的额外延迟,使......
  • 现场直击|启明云端&触觉智能亮相2024德国慕尼黑电子展
    2024德国慕尼黑国际电子元器件博览会于11月12日正式拉开帷幕,启明云端&触觉智能正式亮相2024德国慕尼黑电子展,欢迎大家莅临我司B6-351展位交流、沟通合作。本次展会时间为2024年11月12至11月15日,作为全球电子行业的顶级盛会之一,此次展会聚焦汽车、无线技术、医疗电子、新能源等众......
  • 基于FPGA的1024QAM基带通信系统,包含testbench,高斯信道模块,误码率统计模块,可以设置
    1.算法仿真效果vivado2019.2仿真结果如下(完整代码运行后无水印): 设置SNR=40db   将数据导入matlab显示星座图:   设置SNR=35db   将数据导入matlab显示星座图:   仿真操作步骤可参考程序配套的操作视频。 2.算法涉及理论知识概要     ......
  • altera FPGA arria 10如何将10g base-r进入用户模式进行校准
    在AlteraFPGA,特别是Arria10FPGA中,将10GBASE-R接口进入用户模式进行校准(通常是指收发器的PLL和相关电路的校准),可以通过以下步骤实现。这些步骤涉及到配置用户模式校准(UserModeCalibration)和动态重配置(DynamicReconfiguration)控制。1.确保收发器时钟信号的稳定......
  • 【数字系统设计---FPGA】基于GW1N9系列开发板数字密码锁设计
    【数字系统设计---FPGA】基于GW1N9开发板数字密码锁设计引言一、数字系统---FPGA简介二、Gowin工具介绍1.Gowin开发工具2.GW1N9开发板三、数字密码锁设计1.数字密码锁介绍2.总体设计思路3.模块化设计3.1基础模块(分频、移位寄存器等)3.1.1计......