首页 > 其他分享 >SciTech-EECS-继电器-正确使用方法:交流侧并联TVR压敏电阻防浪涌电路灭火花+直流侧反向并联一个二极管或RC电路吸收反电动势

SciTech-EECS-继电器-正确使用方法:交流侧并联TVR压敏电阻防浪涌电路灭火花+直流侧反向并联一个二极管或RC电路吸收反电动势

时间:2024-06-16 22:24:22浏览次数:10  
标签:压敏电阻 继电器 TVR 浪涌 电路 并联 反向

  1. TVR压敏电阻:常用于高质量开关电源的电路板作防止冲击电压,吸收浪涌电流。
  2. 继电器正确使用方法:
  • 直流线圈两端 反向并联一个二极管 或 RC电路 用于吸收DC直流侧反向电动势产生的浪涌电流,
  • 交流线圈两端 并联一个TVR压敏电阻 用于吸收 AC交流侧可能的感生冲击电动势, 吸收浪涌电流;

是因为:
继电器、接触器的触点,在接通之前与断开之后的非常短距离,时间,
如果是带的电感性负载,例如水泵/电机,
其交流侧电感性负载的线圈,将产生非常高的电压尖峰, 从而可能产生电火花与电磁干扰,
TVR压敏电阻将吸收因此产生的浪涌电压尖峰. 灭火花防止继电器的触点不因此而氧化或损坏。

继电器线圈断电瞬间:
线圈上可产生高于线圈额定工作电压值30倍以上的反向尖峰电压,
为防止损坏继电器驱动管或其他电子线路,
常采用并联瞬态抑制(削峰)二极管或RC的方法加以抑制(钳位、限位、抑峰),
使感生反向尖峰电压不超过50V,
注意:但并联二极管会延长继电器的释放时间3~5倍

标签:压敏电阻,继电器,TVR,浪涌,电路,并联,反向
From: https://www.cnblogs.com/abaelhe/p/18251371

相关文章

  • 数字电路中二进制的数据表达
    文章目录1. 二进制数据表达1.1 二进制简介1.2 用二进制表达文字1.2.1最开始的表达方式1.2.2 通讯系统的编码和解码1.2.3 集成电路1.2.4 ASCII编码1.2.5 GBK编码1.2.6 Unicode编码2. 用二进制表达图像2.1 图片像素化2.2像素数字化2.3 二值图像2.4 ......
  • 基于TMS320F28335的开关电源模块并联供电系统
    开关电源模块并联供电系统目录引言2一、系统方案31.1DC-DC主回路的论证与选择31.2控制方法及实现方案4二、系统理论分析与计算42.1系统整体方案42.2DC-DC模块的设计52.3信号采样与参数测量子系统的设计53.1电路的设计63.1.1反激式电源模块系统框......
  • 门电路
    Reference:逻辑门-wikipedia门电路(logicgate)、数字电路(digitalcircuit)、半导体(semiconductor)和晶体管(transistor)之间有着密切的关系,它们是现代电子技术的基础。以下是它们之间的关系和作用:门电路和数字电路的关系门电路:门电路是基本的逻辑元件,用于实现基本的布尔......
  • 模拟集成电路学习笔记
    模拟集成电路学习MOSSPICE模型图中显示的是相关的参数表,其中需要了解部分参数的具体定义名称需要注意单位,U0显示的单位是cm2,在计算时需要调整成m2电流公式二氧化硅的相对介电常数为3.9真空的介电常数为其中有效沟道长度计算需要用沟道长度L-2*LD参考题目:求解答案......
  • 模拟集成电路设计系列博客——7.1.6 多比特SAR ADC
    7.1.6多比特SARADC我们目前讨论的逐次逼近型ADC在每个周期都通过单次的比较将搜索空间一分为二。这个搜索可以通过在每个周期进行多次比较来实现加速,每次将搜索空间切分为更小的区域。例如,如果我们想要猜测一个1到128之间的数时,我们除了提问“这个数是否大于64”,还可以同时提问......
  • 模拟集成电路设计系列博客——7.1.5 SAR ADC中的错误纠正
    7.1.5SARADC中的错误纠正片上部件的最佳匹配精度可以达到百分之0.1,但是这对于有着10比特及以上精度的SARADC来说仍然不够,因此需要一种校正手段。其中一种用于获得16比特线性ADC的错误纠正方式如下图所示[Lee,1984]:在这种方式中,MSB部分通过二进制权重电容阵列来实现,例如,这个......
  • B站UP主【动态系统的建模与分析】2_电路系统建模_基尔霍夫定律题目解析
    视频链接选定回路,下面开始求解由图分析所以求导代入得分析过程:式①化简得与,即与的关系式③结合上式结果,化简得与的关系式②化简得的积分与的关系式④代入上式得最终结果......
  • 模拟集成电路设计系列博客——7.1.4 电荷重分布SAR ADC的速度估计
    7.1.4电荷重分布SARADC的速度估计电荷重分布SARADC的主要速度限制来自于电容阵列和开关构成的RC时间常数。为了估计这个时间,考虑电容阵列复位后的简化模型,如下图所示:此处\(R\),\(R_{s1}\)和\(R_{s2}\)表示位线,\(S_1\)和\(S_2\)开关上的开态电阻,相对的,尽管这个电路很容易就可......
  • 模拟集成电路设计系列博客——7.1.3 电阻电容混合SAR ADC
    7.1.3电阻电容混合SARADC在DAC中组合使用电阻串和电容阵列的方式同样可以在ADC中使用,一种实现[Fotouhi,1979]如下图所示:第一步是将所有的电容都充电到\(V_{in}\)并重置比较器,接着,通过逐次逼近的方式来查找两个相邻的电阻节点具有大于和小于\(V_{in}\)的电压。使用两根总线,分......
  • 模拟集成电路设计系列博客——7.1.2 基于电荷重分布的SAR ADC
    7.1.2基于电荷重分布的SARADC实现SARADC最直接的方式是使用一个独立的DAC,并将其设置等于输入电压(在一个LSB范围内)进而修改流程图如下:首个用这种方式实现的开关电容模拟系统即所谓的电荷重分布MOSADC[McCreary,1975]。通过这个转换器,采样和保持电路,DAC,以及比较器被组合在了......