首页 > 其他分享 >深度解析|一文读懂芯片时钟锁匠PLL锁相环的工作原理

深度解析|一文读懂芯片时钟锁匠PLL锁相环的工作原理

时间:2024-10-16 17:53:09浏览次数:3  
标签:锁匠 压控 相位 振荡器 PLL 锁相环 时钟

图片

本期是平台君和您分享的第87期内容

图片

01 PLL概述

锁相环(PLL,Phase-locked loops)是一个负反馈系统,它的工作原理是,鉴频鉴相器将外部输入的时钟信号和压控振荡器产生的时钟信号的相位进行比较,输出一个正比于两个时钟信号相位误差的电压加到电荷泵和低通滤波器上,处理后再加到压控振荡器上,此电压控制压控振荡器的频率变化,使相位差逐渐变小,达到动态平衡当两个时钟信号的相位和频率相等时,锁相环处于“锁定”状态。

图片

PLL主要组成模块有鉴频鉴相器(PFD,Phase Frequency Detector) 、电荷泵Charge

标签:锁匠,压控,相位,振荡器,PLL,锁相环,时钟
From: https://blog.csdn.net/weixin_47195091/article/details/142988166

相关文章