首页 > 其他分享 >【PXIE301-208】基于PXIE总线架构的Serial RapidIO总线通讯协议仿真卡

【PXIE301-208】基于PXIE总线架构的Serial RapidIO总线通讯协议仿真卡

时间:2024-06-18 10:13:13浏览次数:27  
标签:208 总线 接口 PXIE 支持 RapidIO Serial 板卡

 

板卡概述

        PXIE301-208是一款基于3U PXIE总线架构的Serial RapidIO总线通讯协议仿真卡。该板卡采用Xilinx的高性能Kintex系列FPGA作为主处理器,实现各个接口之间的数据互联、处理以及实时信号处理。板卡支持4路SFP+光纤接口,支持一个PCIe x8主机接口,板载1组独立的64位DDR3 SDRAM大容量缓存用来进行PCIE DMA数据缓存。

        该板卡的4路光纤通道可支持Serial RapidIO传输协议,支持协议的解析、数据处理以及PCIE的数据传输。板载高性能的FPGA实时处理器,以及高性能的PCIE DMA数据传输IP,使得与CPU之间的数据交互变得高效便捷。

        该板卡可以应用于SRIO总线数据仿真卡、SRIO数据采集存储、以及测试测量仪器等。

 

  

技术指标

1、板载FPGA实时处理器:XC7K325T-2FFG900I;

2、支持标准PXIE总线接口:

1) X8 PCIE总线接口,

2)支持PCIe gen2 x8@5Gbps/lane;

3)独立的多通道SG DMA控制器,带宽高达2.5GByte/s;

4)支持多通道独立DDR3缓存;

5) 支持Windows和Linux操作系统;

3、光纤接口指标:

1)支持4路SFP+光纤通道;

2)支持Serial RapidIO 2.0标准;

3)线速率支持2.5Gbps、3.125Gbps、5Gbps、6.25Gbps;

4)Serial RapidIO支持swrite模式等多种工作;

5)支持4路X1模式,或者1路X4模式;

4、动态存储性能:

1) 缓存带宽:64位,DDR3 SDRAM,工作时钟500MHz;

2) 缓存容量:2GByte;

3)非易失性存储性能:

4)1片BPI Fllash,容量为128MByte,用于FPGA逻辑存储;

5、其它接口性能:

1) 1个高精度时钟单元,可编程时钟输出;

2) 2路RS485接口;

3) 4路LVTTL输入、4路LVTTL输出接口;

6、物理与电气特征

1)板卡尺寸:100 x 160mm;

2) 板卡供电:max 4A@+12V(±5%);

3)散热方式:风冷散热;

4)工作温度:-40~85°C,存储温度:-50~125°C;

5)工作湿度:5%~95%,非凝结;

软件支持

1、提供Serial RapidIO总线通讯协议DEMO:

1)FPGA逻辑;

2)Windows下的驱动程序以及应用程序;

3) Linux下的驱动程序以及应用程序;

4)可根据客户需求提供定制化开发:

应用范围

1、总线协议仿真卡;

2、测试测量仪器、数据采集、数据传输;

 

 

 

 

标签:208,总线,接口,PXIE,支持,RapidIO,Serial,板卡
From: https://www.cnblogs.com/qingyi2023/p/18253775

相关文章

  • 【总线】AXI总线:FPGA设计中的通信骨干
    目录        AXI4:高性能地址映射通信的基石AXI4-Lite:轻量级但功能强大的通信接口AXI4-Stream:高速流数据传输的利器结语:AXI总线在FPGA设计中的重要性   大家好,欢迎来到今天的总线学习时间!如果你对电子设计、特别是FPGA和SoC设计感兴趣,那你绝对不能错过我......
  • 【车载开发系列】各类总线介绍
    【车载开发系列】各类总线介绍【车载开发系列】各类总线介绍【车载开发系列】各类总线介绍一、为什么需要总线二、车载总线的种类三、CAN总线1)CAN协议简介2)CAN协议特点四、CANFD总线1)CANFD协议简介2)CANFD协议特点五.LIN总线1)LIN总线简介2)LIN总线特点3)为什么要LIN......
  • 计算机组成原理-第3章系统总线
    3.1总线的基本概念计算机系统的五大部件之间的互连方式有两种:①各部件之间使用单独的连线,称为分散连接。②另一种是将各部件连到一组公共信息传输线上,称为总线连接。存储总线:连接CPU和主存。输入输出总线:连接CPU和各I/O设备。以CPU为中心的双总线结构若将CPU,主存和I/O设备......
  • 【总线】AXI4第一课时:揭秘AXI4总线的五大独立通道
    目录AXI4总线简介五大独立通道概览通道的命名规则通道的用途为什么需要五个通道?结语        大家好,欢迎来到今天的总线学习时间!如果你对电子设计、特别是FPGA和SoC设计感兴趣,那你绝对不能错过我们今天的主角——AXI4总线。作为ARM公司AMBA总线家族中的佼佼者......
  • 【总线】AMBA总线架构的发展历程
    目录引言发展历程第一代AMBA(AMBA1)第二代AMBA(AMBA2)第三代AMBA(AMBA3)第四代AMBA(AMBA4)第五代AMBA(AMBA5)AMBA协议简介ASB(AdvancedSystemBus)APB(AdvancedPeripheralBus)AHB(AMBAHigh-performanceBus)AXI(AdvancedeXtensibleInterface)AHB-LiteAXI4AXI4-LiteAXI......
  • 【总线】AMBA总线家族的明星成员:AXI协议简介
    目录AMBA总线家族---通信的基石AXI总线---AMBA家族中的高速公路深入浅出AXI---从基础到进阶基础概念进阶知识AXI总线的用途结语系列文章【总线】AMBA总线架构的发展历程-CSDN博客【总线】设计fpga系统时,为什么要使用总线?-CSDN博客【总线】AMBA总线家族的明星成员:AX......
  • Java项目:208Springboot + vue实现的校园服务平台(含论文+开题报告)
    作者主页:夜未央5788 简介:Java领域优质创作者、Java项目、学习资料、技术互助文末获取源码项目介绍基于Springboot+vue实现的汽车服务管理系统本系统包含管理员、接单员、普通用户三个角色。管理员角色:管理员管理、基础数据管理、接单详情管理、接单员管理、公告信......
  • 如何在Vue3中使用事件总线实现跨组件通信?
    在复杂的前端开发中,组件之间的通信是必不可少的环节。而在Vue3中,事件总线(EventBus)是一种方便且高效的实现跨组件通信的方法。本文将详细介绍如何在Vue3项目中使用事件总线来实现跨组件通信,并提供实际示例代码,帮助你更好地掌握这一技能。什么是事件总线?事件总线(EventBus)......
  • LED大屏调试 异形灯板P1.53_208x104-52s
    模组信息:P1.53_INC2065+INC2018_208x104-52s智能设置:一.112*52区域1.选定芯片-译码-分辨率-芯片数72.3.4.5.6.7.查看灯板--保存灯板二.96*52区域选定芯片-译码-分辨率-芯片数6重复以上步骤,保存灯板三.构造箱体......
  • 隐式的总线仲裁
    这个方法可以用到状态机跳转的仲裁里;可以节约非常多的时钟周期!1.4.2PCI总线仲裁由图1‑2可知,当今的PCI设备基本都能作为总线主设备(BusMasterdevice),所以它们都可以进行DMA与peer-to-peer的数据传输。在像PCI这种共享总线的体系结构中,各设备需要轮流占用总线,因此当一个设......