首页 > 其他分享 >Gowin_9K FPGA开发板介绍

Gowin_9K FPGA开发板介绍

时间:2023-09-21 11:01:27浏览次数:38  
标签:LVDS 9K MIPI FPGA HDMI Gowin 供电 GW1NR

一 板卡简介

高云半导体 GW1NR 系列 FPGA 产品是高云半导体小蜜蜂® (LittleBee® ) 家族第一代产品,是一款系统级封装芯片,在 GW1N 基础上集成了丰富容量 的存储芯片,同时具有低功耗、瞬时启动、低成本、非易失性、高安全性、 封装类型丰富、使用方便灵活等特点。

Gowin_9K FPGA板采用高云的GW1NR-LV9LQ144PC6/I5芯片,集成64M的PSRAM,MIPI 硬件IO,低成本的实现MIPI,LVDS等屏的驱动和HDMI显示。本开发板集成HDMI输出,LVDS(5对)输出,硬件设计可选择MIPI输出,可实现DVP摄像头采集与显示,并做图像算法的实现。板如下图。

此板通过12V直流电源供电,内部通过DC-DC,LDO实现FPGA所需的各路电源。

板卡原理框图如下

 

 

FPGA有4个Bank,Bank3因内置PSRAM,需要1.8V供电,因板卡主要定位于做图像显示,LVDS/MIPI/HDMI这些常用的屏显接口,故将Bank0和Bank2供电连接一起,可选1.2V,2.5V,3.3V。Bank1主要功能实现对外GPIO,供电配置为3.3V。Bank0可以作为LVDS/MIPI的输入,Bank2可作为LVDS/MIPI/HDMI的输出,需要注意如果使用不同接口,Bank电压需要改动,直接MIPI IO的使用,供电需要用1.2V

二 GW1NR 系列资源简介

 

 

 米客科技,etrh.taobao.com

 

标签:LVDS,9K,MIPI,FPGA,HDMI,Gowin,供电,GW1NR
From: https://www.cnblogs.com/iwxg/p/17719378.html

相关文章

  • FPGA 让2个LED灯按照设置的模式各自在一个变化循环内独立亮灭变化
    代码如下://让多个LED灯按照设置的模式各自在一个变化循环内独立亮灭变化。modulecounter_led_5(Clk,Reset_n,CtrlA,CtrlB,Time,Led);inputClk;inputReset_n;input[7:0]CtrlA;input[7:0]CtrlB;input[31:0]Time;......
  • FPGA 让LED灯按照指定的亮灭模式亮灭,亮灭模式未知,由用户随机指定
    代码内容如下:modulecounter_led_3(Clk,Reset_n,Ctrl_n,Led);inputClk;inputReset_n;input[7:0]Ctrl_n;outputregLed;reg[26:0]counter;parameterMCNT=100000000;always@(posedgeClkornegedgeRe......
  • FPGA开发板实验目录
     数字逻辑基础实验   实验文件夹名称   实验说明   lab1   4位并入串出移位寄存器   lab2   4位串入串出移位寄存器   lab3   5位串入并出移位寄存器   lab4   8线-3线编码器   lab5   8线-3线优先编码器   lab6   38......
  • 基于Xines广州星嵌OMAPL138 DSP+ARM+FPGA无人机避障系统
    基于Xines广州星嵌OMAPL138 DSP+ARM+FPAGA硬件平台、毫米波雷达平台以及大疆的无人机平台,开发了一套将毫米波雷达与单目视觉相融合的无人机自主避障演示系统;并利用该无人机自主避障演示系统做了避障飞行实验,初步验证了融合方案在无人机自主避障飞行中的可行性。    ......
  • m基于PN导频序列和cordic算法的基带数据帧频偏估计和补偿FPGA实现,包含testbench
    1.算法仿真效果本系统进行了Vivado2019.2平台的开发,测试结果如下局部放大之后:我们可以看到,带有频偏的基带信号o_I_fre和o_Q_fre得到了有效的频偏补偿,其补偿后的数据o_Ir和o_Qr和原始的基带数据基本一致。2.算法涉及理论知识概要基于PN导频序列和CORDIC算法的基带数据帧频偏......
  • m基于PN导频序列和cordic算法的基带数据帧频偏估计和补偿FPGA实现,包含testbench
    1.算法仿真效果本系统进行了Vivado2019.2平台的开发,测试结果如下   局部放大之后:   我们可以看到,带有频偏的基带信号o_I_fre和o_Q_fre得到了有效的频偏补偿,其补偿后的数据o_Ir和o_Qr和原始的基带数据基本一致。 2.算法涉及理论知识概要        基于P......
  • Xines广州星嵌全新FPGA开发板—OMAPL138/C6748 DSP+ARM+FPGA
    1  开发板简介    XQ138F-EVM是一款基于广州星嵌TIOMAP-L138(浮点DSPC6748+ARM9)+XilinxSpartan-6FPGA核心板SOM-XQ138F设计的开发板,它为用户提供了SOM-XQ138F核心板的测试平台,用于快速评估SOM-XQ138F核心板的整体性能。 XQ138F-EVM底板采用沉金无铅工艺的四层板设计......
  • lattice crosslink开发板mipi核心板csi测试dsi屏lif md6000 fpga
    1.概述    CrossLink开发板,是用Lattice的芯片CrossLink家族系列的,LIF-MD6000-6JM80I。该芯片用于桥接视频接口功能,自带2路MIPI硬核的功能,4LANE MIPI的功能,支持高速率1.5Gbps。   其他普通IO支持1.2Gbps速率,支持5路MIPI通道功能。 芯片包含LVDS,SLVS200,SubLV......
  • lattice crosslink开发板mipi核心板csi测试dsi屏lif md6000 fpga 常见问题解答
    1.概述    CrossLink开发板,是用Lattice的芯片CrossLink家族系列的,LIF-MD6000-6JM80I。该芯片用于桥接视频接口功能,自带2路MIPI硬核的功能,4LANE MIPI的功能,支持高速率1.5Gbps。   其他普通IO支持1.2Gbps速率,支持5路MIPI通道功能。 芯片包含LVDS,SLVS200,SubL......
  • 米联客MLK-CK04 AMD FPGA核心模块硬件手册
    1产品概述MLK-CK04-7K325是米联客电子H系列开发平台的全新高端产品。其核心模块集成电源管理:KintexMLK-CK04-7K325:1.0V核心电源,最大输出24A。用户基于核心模块设计功能底板(提供功能底板设计方案)。降低项目功能底板设计难度和生产成本,加速项目开发。其应用领域包含高速通信;机......