首页 > 其他分享 >VU9P加速卡设计原理图 :410-基于XCVU9P+ C6678的100G光纤的加速卡

VU9P加速卡设计原理图 :410-基于XCVU9P+ C6678的100G光纤的加速卡

时间:2024-09-13 10:25:21浏览次数:1  
标签:VU9P FPGA 原理图 XCVU9P DSP 测试代码 加载 加速卡

基于XCVU9P+ C6678的100G光纤的加速卡

一、板卡概述

 

 

 

 

 

二、技术指标 

•  板卡为自定义结构,板卡大小332mmx260mm; 

•  FPGA采用Xilinx Virtex UltralSCALE+ 系列芯片 XCVU9P; 

•  FPGA挂载4组FMC HPC 连接器; 

•  板载4路QSPF+,每路数据速率100Gb/s; 

•  DSP处理器采用TI 8核处理器TMS320C6678; 

•  DSP 外挂一组64-bit DDR3颗粒,总容量1GB,数据速率1333Mb/s; 

•  DSP 采用EMIF16 NorFlash加载模式,NorFlash容量32MB; 

•  DSP 外挂一路千兆以太网1000BASE-T; 

•  FPGA与DSP之间通过RapidIO x4互联。

三、软件 

•  CFPGA 加载测试代码; 

•  CFPGA对电源、时钟、复位等控制测试代码; 

•  CFPGA部分SPI/GPIO等接口测试代码; 

•  DSP部分Flash加载测试代码; 

•  DSP部分DDR3接口测试代码; 

•  DSP网口部分测试代码; 

•  DSP与FPGA之间SRIO测试代码; 

•  DSP部分SPI/IIC/GPIO接口测试代码; 

•  XCVU9P部分BPI加载测试代码; 

•  XCVU9P部分QSFP+测试代码; 

•  XCVU9P部分FMC搭配子卡测试代码;

四、物理特性:

•  工作温度:商业级 0℃~+55℃,工业级-40℃~+85℃; 

•  工作湿度:10%~80%; 

五、供电要求: 

•  直流电源供电,整板大功耗100W; 

•  供电电压:12V/10A;  

•  电源纹波:≤10%; 

六、应用领域 

高速数据采集,无线通信。 

标签:VU9P,FPGA,原理图,XCVU9P,DSP,测试代码,加载,加速卡
From: https://www.cnblogs.com/orihard2020/p/18411757

相关文章

  • AD软件 原理图器件如何集体改封装以及如何添加封装库
    一、菜单栏点击【工具】→【封装管理器 】;二、选择需要集体更改的封装,按住【Ctrl】键可多选,然后【添加】;三、点击【浏览】;四、我们前面第二部选择更改的电容封装,这里选择电容类封装库;五、点击需要的电容型号封装,点击【确定】;六、如果说这些已安装的库里没有我们想要......
  • 【原理图PCB专题】案例:Cadence能设计一个没有管脚的器件吗?
        在工作中突发奇想,如果Capture原理图中设计一个没有管脚的器件是不是可行?比如说有一些logo,如果在PCB绘制或完成时进行放置,那又怕会忘记。如果说在原理图就能放置,那么导入PCB后就可以直接变成器件的形式,是否就能完美的从设计上解决这个忘记放置的问题?    因......
  • Yarn原理图
            Yarn是hadoop的三大组件之一,是资源调度器,负责资源调度和资源的分配。具体原理如下图:        客户端向resourceManager发送资源请求。        RM接收到请求之后,会在某一台机器上创建ApplicationMaster,并建立心跳机制进行反向注册,并合计自......
  • 1001-基于51单片机LCD液晶显示器的8路抢答器(8路,串口,LCD1602)原理图 仿真 源代码
    1001-基于51单片机LCD液晶显示器的8路抢答器(8路,串口,LCD1602)原理图仿真源代码功能描述:8路抢答器1、提前抢答视为违规抢答,蜂鸣器提示2、A机为选手按钮控制,B机为主持人控制。双机通过串口通信3、可设置抢答时间:10s,20s,30s,40s4、LCD显示抢答过程有哪些资料:1、仿真工......
  • 工业图像输出卡设计原理图:FMC214-基于FMC兼容1.8V IO的Full Camera Link 输出子卡
    FMC214-基于FMC兼容1.8VIO的FullCameraLink输出子卡  一、板卡概述 基于FMC兼容1.8V IO的Full Camera Link 输出子卡支持Base、Middle、Full Camera link信号输出,兼容1.8V、2.5V、3.3V IO FPGA信号输出。适配xilinx不同型号开发板和公司内部各......
  • 图像信号处理卡设计原理图:FMC213V3-基于FMC兼容1.8V IO的Full Camera Link 输入子卡
    FMC213V3-基于FMC兼容1.8VIO的FullCameraLink输入子卡 一、板卡概述   该板卡为了考虑兼容1.8V电平IO,适配Virtex7,Kintex Ultrascale,Virtex ultrasacle + FPGA而特制,如果要兼容原来的3.3V 也可以修改硬件参数。板卡支持1路Full Camera link输入,同时......
  • Altium Design设置原理图图纸大小
    点击原理图右下角Panels选项,选择Properties打开在Properties界面可以对图纸单位,图纸大小,方向,边缘尺寸等进行调整图纸模版包括:模型图纸:  A0_portrait~A4_portrait公制图纸:A0~A4英制图纸:A~ECAD标准图纸: A~EOrCAD标准图纸:Orcad_a~ Orcad_e其他格式......
  • 山东大学计算机组成原理实验6七段译码设计(含原理图,引脚分配,实验结果输入输出)
    实验目的熟悉QuartusII的设计流程全过程,学习计数器的设计和硬件测试。掌握原理图的设计方法。实验原理4位计数器连接7段译码,多数码管进行显示控制。实验框图如图6所示。图6 原理图示意图其中,CNT4B采用74161计数器芯片实现,DECL7S采用7448(共阳)设计。实验内容(1)设计工程......
  • 国产GD32单片机开发入门(一) GD32F103C8T6开发板电路原理图分析
    文章目录一.概要二.技术名词解释三.板子主要电子器件四.原理图电路分析1.原理图总览2.电源电路1)5V电路2)3.3V电路3.LED指示灯电路4.复位电路5.晶振电路1)高频晶振电路2)低频晶振电路6.调试下载电路1)调试电路(SWD接线方式)2)BOOT电路7.外围接口电路8.模块拓展接口9......
  • esp-toothbrush 硬件原理图介绍
    前言个人邮箱:[email protected]项目视频链接硬件介绍电池管理(1)我们项目采用TP4056电源芯片给锂电池充电。因为我们采用的是3.7V锂电池,通过插上USB接口5V供电。通过查看TP4056芯片手册的典型应用可知,该芯片是满足要求的。(2)通过典型应用,我们基本可以知道......