首页 > 其他分享 >了解Stratix® V 5SGXA5 FPGA系列5SGXEA5H2F35I3G、5SGXEA5H2F35C3G、5SGXEA5H1F35C2G、5SGXEA5H2F35I2LG系统性能

了解Stratix® V 5SGXA5 FPGA系列5SGXEA5H2F35I3G、5SGXEA5H2F35C3G、5SGXEA5H1F35C2G、5SGXEA5H2F35I2LG系统性能

时间:2024-05-29 16:57:25浏览次数:25  
标签:封装 5SGXA5 FPGA Gbps 5SGXEA5H2F35I2LG 1152 收发器 Stratix

摘要

Stratix V FPGA具有1.6 Tbps串行交换能力,采用各种创新技术和前沿28-nm工艺,突破带宽瓶颈,降低了宽带应用的成本和功耗。

概述

Stratix V FPGA系列采用TSMC 28nm高性能(HP)工艺进行制造,提供110万逻辑单元(LE)、53-Mbits嵌入式存储器、3,680个18x18乘法器,以及工作在业界最高速率28 Gbps的集成收发器。器件还采用了业界最高级的专用硬核知识产权(IP),提高了系统集成度和性能,而没有成本和功耗代价。该系列包括四种型号产品,满足了无线/固网通信、广播、计算机和存储、测试和医疗市场的多种应用需求。这些型号产品包括:

· Stratix V GT FPGA——业界唯一面向100G以上系统,集成28-Gbps收发器的FPGA。

· Stratix V GX FPGA——支持多种应用的600-Mbps至12.5-Gbps收发器。

· Stratix V GS FPGA——600-Mbps至12.5-Gbps收发器,适用于高性能数字信号处理(DSP)应用。

· Stratix V E FPGA——适用于ASIC原型开发和仿真以及高性能计算应用的高密度FPGA。

 

Stratix® V 5SGXA5 FPGA系列:

5SGXEA5H2F35I2G
5SGXEA5H3F35C3G
5SGXEA5H1F35C1G
5SGXEA5H1F35I2G
5SGXEA5H2F35I3G
5SGXEA5H2F35C3G
5SGXEA5H1F35C2G
5SGXEA5H2F35I2LG

Stratix® V GX FPGA参数:

5SGXEA5H2F35I3G
LAB/CLB 数:185000
逻辑元件/单元数:490000
总 RAM 位数:46080000
I/O 数:552
电压 - 供电:0.82V ~ 0.88V
安装类型:表面贴装型
工作温度:-40°C ~ 100°C(TJ)
封装/外壳:1152-BBGA,FCBGA
供应商器件封装:1152-FBGA(35x35)

5SGXEA5H2F35C3G
LAB/CLB 数:185000
逻辑元件/单元数:490000
总 RAM 位数:46080000
I/O 数:552
电压 - 供电:0.82V ~ 0.88V
安装类型:表面贴装型
工作温度:0°C ~ 85°C(TJ)
封装/外壳:1152-BBGA,FCBGA
供应商器件封装:1152-FBGA(35x35)

5SGXEA5H1F35C2G
LAB/CLB 数:185000
逻辑元件/单元数:490000
总 RAM 位数:46080000
I/O 数:552
电压 - 供电:0.87V ~ 0.93V
安装类型:表面贴装型
工作温度:0°C ~ 85°C(TJ)
封装/外壳:1152-BBGA,FCBGA
供应商器件封装:1152-FBGA(35x35)

5SGXEA5H2F35I2LG
LAB/CLB 数:185000
逻辑元件/单元数:490000
总 RAM 位数:46080000
I/O 数:552
电压 - 供电:0.82V ~ 0.88V
安装类型:表面贴装型
工作温度:-40°C ~ 100°C(TJ)
封装/外壳:1152-BBGA,FCBGA
供应商器件封装:1152-FBGA(35x35)

了解Stratix® V 5SGXA5 FPGA系列5SGXEA5H2F35I3G、5SGXEA5H2F35C3G、5SGXEA5H1F35C2G、5SGXEA5H2F35I2LG货源 —— 明佳达

Stratix V FPGA:为带宽而打造

Stratix V GX和Stratix V GS FPGA含有66个高性能、低功耗12.5 Gbps收发器。Stratix V FPGA支持多种3G、6G和10G协议以及电气标准,满足兼容性要求,例如,10G/40G/100G、Interlaken和PCI Express (PCIe) Gen 3、Gen2、Gen 1。该器件还支持与10G背板(10GBASE-KR)和光模块的直接链接。Stratix V GT FPGA的28-Gbps收发器设计用于满足CEI-28G规范。28-Gbps收发器每通道功耗只有200 mW,大幅度降低了系统单位带宽功耗。

除了收发器带宽,Stratix V FPGA还包括一个7 x 72位1,600-Mbps DDR3存储器接口,以及所有I/O上的1.6 Gbps LVDS通道。

性能

Stratix V FPGA内核体系结构经优化提高了面积和逻辑效率以及系统性能,包括:

· 新的自适应逻辑模块(ALM)体系结构——在最大的器件中额外增加了800K寄存器,提高了逻辑效率。ALM体系结构适用于需要大量流水线和寄存器的设计。

· 含有M20K模块的增强嵌入式存储器结构——提高了面积效率,性能更好。

· 业界第一款精度可调DSP模块——实现了效率最高、性能最好的多精度DSP数据通路。

· 用户友好的部分重新配置功能——设计人员可以重新配置部分FPGA,而其他部分仍然正常运行。

注:本文部分内容与图片来源于网络,版权归原作者所有。如有侵权,请联系删除!

标签:封装,5SGXA5,FPGA,Gbps,5SGXEA5H2F35I2LG,1152,收发器,Stratix
From: https://www.cnblogs.com/mingjiada/p/18220635

相关文章

  • 基于FPGA的计算器设计---第一版
    欢迎各位朋友关注“郝旭帅电子设计团队”,本篇为各位朋友介绍基于FPGA的计算器设计---第一版。功能说明: 1.计算器的显示屏幕为数码管。2.4x4矩阵键盘作为计算器的输入设备。3.计算任意两位正整数的加减乘除。4.当减法结果出现负数时(一个小的数字减去一个大的数字),数码管......
  • OFDM 802.11a的FPGA实现:发射部分的最终实现
    目录1.摘要2.最终实现的ModelSim仿真3.Matlab仿真和MoselSim仿真进行对比4.完整工程1.摘要本系统在Xilinx的zynq7000系列FPGA芯片上实现了一个基于IEEE802.11a协议的OFDM基带处理发射机的功能。本系统包含了整个发射机的所有功能,包括序列训练符号、Siganl符号和Data......
  • 基于FPGA的函数信号发生器设计
    本科时期的一个课设,现在将他分享出来,写了很详细的文章,可以直接拿去使用:设计采用波形查找表和相位累加器的方法实现DDS,查找表的数据位宽为8位,采样点数为4096。波形产生范围是100Hz-20MHz,最小频率间隔为1Hz,用8个数码管显示频率,可产生正弦波、方波、三角波,波形用两个led显示,select......
  • 突破带宽瓶颈,5SGSMD4E1H29C2G、5SGSMD4E1H29I2G、5SGSMD4E3H29I3G Stratix® V GS FPG
    StratixVGSFPGA——600-Mbps至12.5-Gbps收发器,适用于高性能数字信号处理(DSP)应用。中文参数:5SGSMD4E1H29C2GLAB/CLB数:135840逻辑元件/单元数:360000总RAM位数:19456000I/O数:360电压-供电:0.87V~0.93V安装类型:表面贴装型工作温度:0°C~85°C(TJ)封装/外壳:780-BBGA,FCBGA......
  • FPGA复位:(35)复位移除方法?
    1.1复位移除方法?1.1.1本节目录1)本节目录;2)本节引言;3)FPGA简介;4)复位移除方法?5)结束语。1.1.2本节引言“不积跬步,无以至千里;不积小流,无以成江海。就是说:不积累一步半步的行程,就没有办法达到千里之远;不积累细小的流水,就没有办法汇成江河大海。1.1.3FPGA简介FPGA(FieldP......
  • FPGA复位:(33)同步复位优势?
    1.1同步复位优势?1.1.1本节目录1)本节目录;2)本节引言;3)FPGA简介;4)同步复位优势?5)结束语。1.1.2本节引言“不积跬步,无以至千里;不积小流,无以成江海。就是说:不积累一步半步的行程,就没有办法达到千里之远;不积累细小的流水,就没有办法汇成江河大海。1.1.3FPGA简介FPGA(FieldP......
  • FPGA交通灯进阶
    1.进阶要求➢十字路分为主干道Highway和乡村公路Farmroad;➢路口的检测器C,没有检测到Farmroad上有等候的车子,Highway上的交通灯(HL)保持为绿灯;➢C检测到Farmroad上有车后HL再保持一段时间(例如30秒)才通过黄灯(例如3秒)变为红灯,同时Farmroad上的交通灯(FL)从红灯变为绿灯;➢Farm......
  • 基于FPGA的NC图像质量评估verilog实现,包含testbench和MATLAB辅助验证程序
    1.算法运行效果图预览vivado2019.2和matlab2022a测试,结果如下:    2.算法运行软件版本vivado2019.2 matlab2022a 3.算法理论概述​      图像质量的含义包括图像的逼真度和图像的可读懂性。所谓图像的逼真度是指被评价图像与标准图像的偏离程度,偏差越......
  • 如何让ALG、FPGA、EMU、SOC、SubIp实现驱动复用
       摘要        在芯片验证场景中,我们通常涉及到算法team、fpga测试team、EMUteam、SOC验证和Subip验证如何对芯片的完备性测试的探讨。由于各个team都是相互独立的,很多flow都是独立开发出来,对于交互的文件也是五花八门,这些文件各team协助起来很不方便,如何打通......
  • OFDM 802.11a的FPGA实现(二十二)DAC模块(含代码)
    目录1.前言2.实现思路3.verilog代码4.MoselSim仿真完整工程链接(含verilog和Matlab代码):OFDM802.11a的xilinxFPGA实现1.前言上一节完成了MUC模块,实现了对MAC层进行数据交互,以及控制物理层各个模块的工作。现在还剩下最后一个DAC模块,作用是将时域的输出按照前导码、sig......