标签:lane clk HS RX 基础知识 传输 Camera data
MIPI-CSI2的PHY层定义了CSI传输介质的电气特性、帧格式以及时钟等,如下:
DPHY Lane States:
Escape Mode跟csi无关,是DSI用的
LP切换到HS模式切换:
差分信号一般100mv - 300mv
HS_SETTLE,这段时间,1.2V降到100-300mv需要时间稳定下来。HS_ZERO表示发送为0。
一旦MIPITX发送00011101(也称SOT),RX识别到这串数据,表示RX接收开始
一行接收完毕之后,会切成与最后一个bit相反的状态,持续一段状态,也就是HS-TRAIL状态。之后拉高变成LP11。一次传输完毕
实际示波器量取到的信号:
前面为clk lane,后面为data lane。clk lane也会有LP和hs,和data lane是一样的
下面为高速信号的放大:
一帧图像传输图:
DPHY Combo Mode:
将四条data lane中的一条data lane作为clk lane使用
标签:lane,
clk,
HS,
RX,
基础知识,
传输,
Camera,
data
From: https://www.cnblogs.com/lethe1203/p/18100595