首页 > 其他分享 >星嵌OMAPL138+国产FPGA工业开发板 中科亿海微 EQ6HL45系列FPGA 替代spartan-6

星嵌OMAPL138+国产FPGA工业开发板 中科亿海微 EQ6HL45系列FPGA 替代spartan-6

时间:2023-10-16 10:36:40浏览次数:31  
标签:FPGA spartan DSP 开发板 亿海微 接口 OMAP L138

1 XQ138F-EVM评估板简介

  • 基于TI OMAP-L138(定点/浮点DSP C674x+ARM9)+ FPGA处理器的开发板;
  • OMAP-L138是TI德州仪器的TMS320C6748+ARM926EJ-S异构双核处理器,主频456MHz,高达3648MIPS和2746MFLOPS的运算能力;
  • FPGA采用中科亿海微eHiChip 6家族EQ6HL45系列芯片,或Xilinx Spartan-6系列芯片XC6SL16,可升级至XC6SL45。(亿海芯EQ6HL45 CSG324 pin-to-pin  Xilinx Spartan-6系列XC6SLX9、XC6SLX16、XC6SLX25、XC6SLX45);
  • TI OMAP-L138作为主处理器,实现操作系统运行、算法处理、指令控制等功能;
  • FPGA作为协处理器,实现并行采集、外部信号处理、接口转换等功能;
  • OMAP-L138和FPGA通过EMIF、SPI或UPP等接口通信,通信速度可高达228MByte/s;
  • 开发板引出丰富的外设,包含1路CAN、2路RS485(其中1路RS485/422复用)、2路RS232、2路网口(1路百兆、1路千兆)、1路ADC、2路DAC、数码管、SATA、TF/SD、USB OTG、4个USB 1.1 HOST、UART、RTC、LCD等接口,同时也引出MCASP、MCBSP、uPP、SPI、EMIFA、I2C等接口,方便用户扩展。

 

图1 OMAP-L138 + EQ6HL45系列

图2 OMAP-L138 + Spartan-6

 

 

图3 核心板背面图

 

 

图4 L138 + EQ6HL45正面图

 

 

图5 L138 + Spartan-6正面图

 

 

图6 开发板正面图

 

 

图7 开发板侧视图

 

 

图8 开发板侧视图

 

 

图9 开发板侧视图

 

 

图10 开发板侧视图

 

XQ138F-EVM是广州星嵌电子科技有限公司基于SOM-138F核心板(OMAP-L138+FPGA)开发的DSP+ARM+FPGA三核开发板,采用沉金无铅工艺的4层板设计,它为用户提供了SOM-XQ138F核心板的测试平台,用于快速评估SOM-XQ138F核心板的整体性能。

SOM-XQ138F引出CPU全部资源信号引脚,二次开发极其容易,客户只需要专注上层应用,大大降低了开发难度和时间成本,让产品快速上市,及时抢占市场先机。

不仅提供丰富的Demo程序,还提供详细的开发教程,全面的技术支持,协助客户进行底板设计、调试以及软件开发。用户可以进行项目前期的验证和评估,也可以直接用来开发自己的产品。

 

2 典型应用

图像处理设备

工业控制

智能电力系统

手持检测仪器

音视频数据处理

高精度仪器仪表

数据采集处理显示系统

中高端数控系统

通信设备

医疗电子设备

惯性制导...

 

3 软硬件参数

 

图11 开发板硬件资源框图

 

 

图12 OMAP-L138资源图

 

 

图13 Xilinx Spartan-6 FPGA基础参数

 

 

图14 亿海神针系列FPGA产品表

 

 

图15 亿海芯系列FPGA的基础参数

 

3.1 硬件性能

表1

CPU

TI OMAPL138(TMS320C6748+ARM926EJ-S),频率最高达456M

FPGA(2选1)

(Pin-To-Pin)

中科亿海微eHiChip 6家族EQ6HL45LL-2CSG324G

或Xilinx Spartan-6系列XC6SLX16/XC6SLX45

内存RAM

128MB工业级DDR2(256MB可选)

存储ROM

4Gb 工业级NAND FLASH,用于DSP存储

64Mb工业级SPI FLASH,用于FPGA配置

B2B连接器

2个80pin 0.5mm间距的母座,2个80 pin 0.5mm间距的公座

DSP仿真器接口

1个14Pin JTAG接口

FPGA调试接口

1个14Pin JTAG接口

SATA接口

1个7pin SATA硬盘接口

RJ45网口

OMAPL138端1个10/100M bps自适应RJ45网络接口

FPGA端1个10/100/1000M bps自适应RJ45网络接口

RTC

1个RTC供电座,使用3.3V纽扣电池供电

按键

1个DSP复位按键

2个DSP GPIO按键

2个FPGA IO按键

显示

1个LCD触摸屏接口,0.5mm间距,40Pin

启动设置

1个5bit的拨码开关,用于OMAPL138启动选择

USB

4个USB 1.1 HOST接口,通过USB HUB扩展实现

1个USB 2.0 OTG接口

 

UART

RS232

 

1个DSP RS232电平的串口,DB9母座

1个FPGA RS232电平的串口,DB9母座

RS485/422

1个DSP RS485/422电平的串口(复用)

1个FPGA RS485电平的串口

CAN

1个FPGA CAN接口

ADC

1路ADC 

精度12-bit;输入电压范围0~10V;采样率500KSPS

 

 

DAC

2路DAC

精度12-bit,数字编码值范围0~4095;

输出电压范围:

①0~8.192V(x1增益模式,支持所有数字编码(0~4095)),

②0~13.2V(x2增益模式,由于DAC限制输出不能超过VDD,故只支持部分编码(0~3300,十六进制值0~CE4),编程时需要注意);

输出稳定时间:4.5us;

用户接口:SPI接口,SPI时钟最高20MHz。

TF/SD

1个TF/SD卡插槽

 

 

LED

核心板(3个)

 

 

1个红色的LED电源指示灯LED1;

1个DSP LED灯LED2;

1个FPGA LED灯LED3;

底板(3个)

1个红色的LED电源指示灯LED1;

1个DSP LED灯LED2;

1个FPGA LED灯LED3;

FRAM

1片铁电存储器,存取速度比E2PROM更快,写操作之前无需先擦除

数码管

1个8段高亮数码管

测试点

1个接地柱,用于示波器接地,方便信号测量

 

拓展IO

30pin 2.0间距的母座1个,引出MCASP,MCBSP,SPI,I2C等扩展信号

60pin 2.0间距的母座1个,引出EMIFA

80pin 2.0间距的母座1个,引出FPGA IO 74个

 

扩展接口上提供 12V、5V 供电,方便扩展外设供

电源开关

1个拨动电源开关

电源接口

1个DC电源插座,外径5.5mm,内径2.1mm

 

3.2 软件参数

 

表2

ARM端软件支持

裸机、Linux3.3

DSP端软件支持

裸机、SYS/BIOS操作系统

CCS版本号

CCS7.4

FPGA端软件(2选1)

亿灵思软件(eLinx)

ISE14.7(Spartan-6)

图形界面开发工具

Linux下支持Qt界面开发

双核通信支持

裸机(中断+共享内存)、DSPLINK 、SYSLINK

软件开发包

DVSDK、MCSDK

 

标签:FPGA,spartan,DSP,开发板,亿海微,接口,OMAP,L138
From: https://www.cnblogs.com/xines/p/17766803.html

相关文章

  • 重磅:FPGA实现MIPI DSI4线720P
    1.液晶屏概述 显示屏LCDMIPIDSI4lane,支持分辨率720*1280,60HZ彩色显示。用于对接国产GOWIN的NR-9C的开发板和LATTICE的CROSSLINK开发板,显示MIPIDSI功能。     MIPIDSI是4-LANE,MIPI速率在480MHZ。支持LP模式初始化和HS模式显示数据发送。     屏是5寸,支持DSIS......
  • 重磅:FPGA实现MIPI DSI4线720P
    1.液晶屏概述 显示屏LCDMIPIDSI4lane,支持分辨率720*1280,60HZ彩色显示。用于对接国产GOWIN的NR-9C的开发板和LATTICE的CROSSLINK开发板,显示MIPIDSI功能。      MIPIDSI是4-LANE,MIPI速率在480MHZ。支持LP模式初始化和HS模式显示数据发送。        ......
  • FPGA与STM32的区别与联系?如何互联?
    FPGA(现场可编程门阵列)和STM32(意法半导体公司的一个系列的单片机产品)都是数字电路设计中的重要工具,但它们在应用场景、可编程性和开发方式等方面存在显著的区别。首先,FPGA和STM32在应用场景中的区别在于,FPGA适用于处理并发的信号,比如多个方波信号同时输入、输出,这是STM32等单片机难......
  • Stable Diffusion 里 GFPGAN、ESRGAN 和 RealESRGAN 的功能介绍
    StableDiffusion是一个深度学习技术,主要用于图像生成和图像增强任务。它的核心思想是通过稳定的训练过程来生成高质量的图像,同时提供了一种用于生成和增强图像的框架。在StableDiffusion中,GFPGAN、ESRGAN和RealESRGAN都是与图像生成和增强相关的功能,它们各自有不同的应用......
  • FPGA直方图均衡化 Label: Research
    使用FPGA对图像直方图做出均衡化,公式如下:$$D_{B}=f(D_{A})=\frac{D_{max}}{A_{0}}\sum_{i=0}^{D_{A}}H(i)$$上式中,H(i)为第i级灰度的像素个数,A为图像的面积,也即像素总数。因此,计算均衡后的图像步骤如下:(1)首先计算出当前图像......
  • 5. 串口接收数据——基于FPGA的串口发送数据实验
    1.串口接收原理与思路1.1基本原理采样:每位数据采多次,统计高低电平出现的次数,次数多的就是该位的电平值起始位检测:边沿检测,使用两个计数器来判断Bps_Clk的下降沿/上升沿(前一个时钟上升沿为高电平/低电平,后一个时钟上升沿为低电平/高电平),两个触发器即可设计得到。新语法:reg......
  • 4. 使用串口发送5个数据到电脑——基于FPGA的串口发送数据实验
    1.使用串口发送5个数据到电脑对于变化的位数(原8)位进行的设计,5个数据即40位。UART规定发送的数据位只能是6、7、8。1.1设计思路对于12位的数据,发送两个字节,高四位变0即可。例如12'h123,按照8'h23和8'h01发送。两种可能出现的情况:1.空闲状态,还没有开始发送(上一次的发送已......
  • FPGA 串口发送
    UART(通用异步收发传输器)1.串口通信模块设计的目的是用来发送数据的,因此需要有一个数据输入端口;2.串口通信,支持不同的波特率,所以需要有一个波特率设置端口;3.串口通信的本质就是将8位的并行数据通过一根信号线,在不同的时刻传输并行数据的不同位,通过多个时刻,最终将8位并行数据全部传出......
  • 基于FPGA数字频率计的设计(可测频率、占空比、相位差)
    设计一款数字频率计,可测量1hz-100Mhz频率,占空比,以及两路同频时钟信号的相位差。测量频率的方法:等精度测量。等精度测量原理:测量的实际门控时间不是一个固定值,它与被测时钟信号相关,是被测时钟信号周期的整数倍。在实际门控信号下,同时对标准时钟和被测时钟信号的时钟周期进行计......
  • 基于FPGA 的SDRAM控制器
    SDRAM基本信息储存能力计算4X16X4=256(Mbit),注意不是MByteSDRAM控制sdram包含两个部分:sdram_ctrl、fifo_ctrl。sdram_ctrl:其顶层为SDRAM的控制模块内部实例化了5个模块,有初始化、自刷新、写和读模块,还有一个仲裁模块对这四个不同操作进行分配;fifo_ctrl:其顶层为SDRAM的数据......