首页 > 其他分享 >时序约束(3)B站尤老师

时序约束(3)B站尤老师

时间:2023-05-06 10:01:14浏览次数:43  
标签:multicycle 老师 约束 延时 DDR 时序 时钟

时序约束模型(1)让数据多延时一点

 时序约束模型(2)让时钟多延时一点

对于第一种时序约束模式,如果PLL采用的右移,那么需要采用multicycle约束

 使用第二个上升沿进行时序分析

对于DDR的时序分析

边沿对齐模式,此种方式使得时钟延时尽量大

 对于DDR的约束 需要勾选Add Delay,否则会覆盖掉之前的约束

如果set up违例,说明数据来的太晚,此时可以考虑增加时钟的延时,使用原语进行时钟的延时,具体可以参考时序约束(2)

 中心对齐模式,此种方式使得数据延时尽量大

 正向移动时,使用false path + multicycle进行约束

 参照上图,对不需要的设置False,并设置为建立还是保持,其余的类似

    

 使用multicycle分析,最后改成-1

  

 

标签:multicycle,老师,约束,延时,DDR,时序,时钟
From: https://www.cnblogs.com/tuzki9611/p/17376092.html

相关文章

  • 我在比较时序数据时,程序报错说数据标签有问题
    大家好,我是皮皮。一、前言前几天在Python白银群【黑白人生】问了一个Pandas数据处理的问题,这里拿出来给大家分享下。截图如下图所示:数据截图如下所示:二、实现过程这里【论草莓如何成为冻干莓】给了一个思路,如下所示:看上去还是有点深奥的。后来【瑜亮老师】也指导了一波......
  • 8080并口时序
    介绍8080并口协议有多种类型,主要通过bus_interface的线数进行区分,主要有8-bit、16-bit、9-bit、18-bit等四种模式。第一类:  MCU-InterfaceMode  Register/Content        GRAM  8080  8-bitmode     D[7:0]    D[7:0],WRX,RDX,CSX,D/CX(RS) 80......
  • 时序约束总结(2)net18
    课程中对rx_clk和rx_data进行时序约束,实际采用时钟是经过PLL相移的rx_clk_90时钟和rx_datarx_ctrl的约束假设时钟Tskew的偏斜=2 ,数据的偏斜一般都很小,大概是数据周期的1/40,假设周期为8ns,则数据偏斜为0.2ns  注意,这里是双边沿采样之前章节的计算方法:dMax=2+sk......
  • 时序约束总结
    关于输入时钟的时序约束,如果输入的基准时钟没有送入PLL就直接给内部模块使用,那么需要进行时序约束,点击IMPLEMENTATION,完成后打开报告时序报告,关闭红色箭头所指的报告 进行时钟的约束 点击加号,添加需要约束的时钟,输入时钟的名称(可自定义),添加时钟源  I/OPort指top层......
  • 吉老师线段树学习笔记(内含吉老师ppt)
    Segmenttreebeats吉老师线段树SegmenttreeBeats!.pdf_免费高速下载|百度网盘-分享无限制(baidu.com)为广大oier们提供学习ppt(笑)历史最大值未完工作用用于维护区间最值和区间历史最值的线段树区间最值引入问题给定一个长度为n的数列A,有m次操作:1.将区间\([l,r]\)里......
  • 外键约束
    添加外键CREATETABLE表名(字段名数据类型,...[CONSTRAINT][外键名称]FOREIGNKEY(外键字段名)REFERENCES主表(主表列名));ALTERTABLE表名ADDCONSTRAINT外键名称FOREIGNKEY(外键字段名)REFERENCES主表(主表列名);为emp表的dept_id字段添加外键约束,关......
  • 基础-约束
      CREATETABLEtb_user(idintAUTO_INCREMENTPRIMARYKEYCOMMENT'ID唯一标识',namevarchar(10)NOTNULLUNIQUECOMMENT'姓名',ageintcheck(age>0&&age<=120)COMMENT'年龄',statuschar(1)default'1&#......
  • 4-约束
    1.概述概念:约束是作用于表中字段上的规则,用于限制存储在表中的数据。目的:保证数据库中数据的正确、有效性和完整性。分类:注意:约束是作用于表中字段上的,可以在创建表/修改表的时候添加约束。2.约束演示案例需求:根据需求,完成表结构的创建。需求如下:对应的建表语句为:m......
  • 时序预测 | MATLAB实现BO-CNN-LSTM贝叶斯优化卷积神经网络-长短期记忆网络时间序列预
    ✅作者简介:热爱科研的Matlab仿真开发者,修心和技术同步精进,matlab项目合作可私信。......
  • 时序逻辑基础
    时序逻辑基础1简单概要同步所有触发器的状态变化都是在同一时钟信号作用下同时发生的。非同步没有统一的时钟脉冲信号,各触发器状态的变化不是同时发生,而是有先有后。米利输出状态不仅与存储电路的状态Q有关,而且与输入也有关。摩尔输出状态仅与存储......