首页 > 其他分享 >Xilinx-英文缩写

Xilinx-英文缩写

时间:2023-02-20 10:24:11浏览次数:52  
标签:缩写 PS MIO 引脚 总线 APB 英文 Xilinx PL

 

HP I/O: High-Performance I/O, HP接口为高速接口,用于存储器或者芯片与芯片之间的接口。

HR I/O: High-Range I/O, HR可以接受很宽的电平标准。

AMBA: Advanced Microcontroller Bus Architecture, 是一种高性能、高带宽、低延迟的片内总线,也用来替代以前的 AHB 和 APB 总线

APB:Advanced Peripheral Bus,先进外围总线,属于AMBA总线协议的一种。在APB总线中,只有唯一一个Master,即APB Bridge, 其他的外围设备如I2C,SPI,UART均为Slave。其中高速总线往往采用 AHB 或者 ASB协议,而低速总线一般使用 APB 协议,两种总线之间使用转接桥(bridge)模块完成协议转换

AXI: Advanced eXtensible Interface, 是 Xilinx 从 6 系列的 FPGA 开始引入的一个接口协议,主要描述了主设备和从设备之间的数据传输方式。

IP Core: intellectual property core,知识产权核

VIP: Verification Intellectual Property,验证的知识产权

UTMI:USB2.0 Transceiver Macrocell Interface,USB2.0收发器宏单元接口

ULPI:UTMI+Low Pin Interface,ULPI是UTMI的Low Pin版本

MIO:Multiuse I/O),多功能IO引脚,属于PS部分,也就是ARM部分,MIO 信号对 PL部分是不可见的,所以对 MIO 的操作可以看作是纯 PS 的操作。

EMIO:(Extendable Multiuse I/O),可拓展多功能IO引脚,依然属于PS部分,但是连接到了PL上,再从PL的引脚连到芯片外面实现数据输入输出。如果MIO不够用的话, PS 可以通过驱动 EMIO 控制 PL 部分的引脚 。EMIO 有 64 个引脚可供使用。

APU:(Application Processor Unit),应用处理器单元,曾经AMD公司用它来特指加速处理器(Accelerated Processing Units),但是在ZYNQ上的意思就截然不同,注意区分。APU包含了双ARM-CortexA9核,加上高速缓冲,DMA,定时器,中断控制,浮点和NEON协处理,可以类比51单片机中的MCU,Cortex-M系列的STM32上的MPU来理解。

但是APU这个称呼还是有说法的,没有了M就说明意图摆脱微处理器Micro的名头,换上Application就不简单了,说明在上面可以跑应用程序, 暗示着这个系统是需要全尺寸的操作系统的。
TTC:Triple Time Counter,直译就是三倍时间计数器,其实是这个计数器内有3个独立通道,可以独立计数。挂在APB上,为系统或外设提供定时或计数服务的。

WDT:看门狗定时器,有两个, 分别监视ARM-Cortex A9用的。  如果软件跑飞,无法清定时器,一段时间后,看门狗就复位。

SWDT:系统级看门狗定时器, 这个看门狗的时钟和复位信号,都可以来自于芯片外部, 这样,即使系统有严重故障,比如时钟频率本身都有问题了,仍然可以通过与系统无关的外部信号计数,计数满就复位。

SCU:Snoop Control Unit,用来保持双核之间的数据Cache的一致性,两个ARM-Cortex A9,如果一个写存储时只写进缓存,没写进主存,如果第二个A9读操作,涉及到第一个写脏了的数据段, SCU要保证第二个A9的缓存里是最新的数据。 SCU的存在,才使得两个核成互相联系的“双核”,才能成为MPsoc。

MRCC: Multi Region Clock-caple,

SRCC: Single Region Clock-caple,

GTP/GTX:    有7系列的FPGA中才有MRCC和SRCC的说法,到了UltraScale系列,都是叫GC

 

参考文章:

ZYNQ中PS、PL的含义

 

标签:缩写,PS,MIO,引脚,总线,APB,英文,Xilinx,PL
From: https://www.cnblogs.com/GBXL/p/17135961.html

相关文章