• 2024-05-02操作系统
    通过cpu动态模型的事例,得出累加寄存器的值被自动加2,为执行下一条指令做准备。当上一条指令执行完毕以后,CPU开始下一个指令周期的执行。整个取指过程使用一个机器周期,可以简化表示为:PC=〉AR=〉ABus=〉Memery=〉DBus=〉DR=〉IR,PC+2。微机系统的存储体系,按照访问速度划分为寄存
  • 2024-05-02计算机的硬件系统存储器
    如果说程序操作数据是计算机系统的主题,而程序指令本身也是数据,那么作为存放数据的存储体系是计算机系统不可或缺的重要组成。微机系统的存储体系,按照访问速度划分为寄存器、高速缓冲存储器、存储器(主存储器或内存)、外存储器(外存或辅存)。在CPU诞生之初,为了提高运算速度,也为了方便
  • 2023-05-1606-高速缓冲存储器
    06-高速缓冲存储器1.概述1.1为什么使用cachecpu发展速度很快,存储器发展速度很慢,CPU读取的指令,想要获取或者写入的数据必须等待存储器完成读写,cpu再快,存储器慢,cpu也只能进行空等,为了避免CPU空等的现象,在CPU和内存(DRAM)之间加入缓存,缓存采用SRAM缓存容量小,速度高主存容量大
  • 2023-02-264.11-高速缓冲存储器例题选讲
    直接映射完成Cache访问的硬件实现计算总容量组相联 
  • 2023-02-05cache -- 高速缓冲存储器
    程序的局部性原理主存和缓存按块存储,块的大小相同块的命中率 主存块到cache的映射关系直接映射(主存中的一个块对应了唯一的一个cache块):模运算映射,将主存中的块
  • 2022-10-12高速缓冲存储器---Cache
    高速缓冲存储器(Cache)其原始意义是指存取速度比一般随机存取记忆体(RAM)来得快的一种RAM,一般而言它不像系统主记忆体那样使用DRAM技术,而使用昂贵但较快速的SRAM技术,也有快