首页 > 其他分享 >PCIe 7.0首次引入光学:满血带宽高达512GB/s

PCIe 7.0首次引入光学:满血带宽高达512GB/s

时间:2024-06-18 16:00:58浏览次数:10  
标签:满血 512GB 带宽 PCIe 7.0 光学

PCIe 6.0标准规范于2022年初正式发布,至今尚未商用落地,而新一代PCIe 7.0已经徐徐走来,首次引入光学通信连接。

PCIe 6.0被认为是PCIe问世近20年以来变化最大的一次,信号调制机制改为PAM4,配套支持FEC前向纠错机制、FLIT流量控制单元编码,带宽继续翻番,x16双向可达256GB/s。

但是到了这里,传统思路已经基本走到了尽头,想继续提升极为困难。

PCIe 7.0首次引入光学:满血带宽高达512GB/s

PCIG-SIG DevCon 2024开发者大会上,Cadence全球首次展示了PCIe 7.0的全新方向,加入自己独有的光学连接方案,在一个真实、低延迟、无需重定时、线性光学连接的系统中,跑出了128GT/s的收发速率。

这就意味着,它的x16双向带宽可达512GB/s,继续翻番。

眼图演示,整个系统表现出了完美的信号完整性、平滑性。

PCIe 7.0首次引入光学:满血带宽高达512GB/s

其实在去年8月,PCI-SIG组织就成立了专门的光学工作组,研究基于光学接口的PCIe新标准,但尚未确定PCIe 7.0是否一定采用光学方案。

毕竟,向下兼容可是PCIe一直以来的优秀传统。

PCIe 7.0首次引入光学:满血带宽高达512GB/s

标签:满血,512GB,带宽,PCIe,7.0,光学
From: https://www.cnblogs.com/lzhdim/p/18254529

相关文章

  • 高速信号处理板卡设计原理图:519-基于ZU19EG的4路100G光纤的PCIe 加速计算卡
    基于ZU19EG的4路100G光纤的PCIe加速计算卡  一、板卡概述    本板卡系我司自主设计研发,基于Xilinx公司ZynqUltraScale+MPSOC系列SOCXCZU19EG-FFVC1760架构,支持PCIEGen3x16模式。其中,ARM端搭载一组64-bitDDR4,总容量达4GB,可稳定运行在2400MT/s,PL端......
  • Riffa用户接口与PCIE组帧
    参考:PCIE之RIFFA框架接口时序_riffa框架-CSDN博客一、概述  RIFFA是一个开源框架,用于实现简便的PCIE通信,使开发者只需要关注与数据相关的接口,不必花费大量时间用于TLP包的解析核封装。一个简单的结构框图如下:二、接口时序  使用RIFFA框架开发只用关注用户侧的数据接口时......
  • PCIe BAR空间的值是谁设置的?谁分配的,什么时间分配的?
    Linux系统下PCIe总线、设备的枚举,资源的分配到底是哪里进行的?一直没搞太清楚,安装参考中的方法构建文件系统,编译内核,利用Qemu调试分析这个问题如下:内核代码是5.15.0-107-generic,工作环境是ubuntu22.04serverOS。Qemu虚拟机中的PCIe相关打印和对应函数如下[1.510805]P......
  • PCIe学习——重点提纲
    PCIe学习-重点提纲基础知识计算机架构基础总线系统概述PCIvsPCI-XvsPCIePCIe概述PCIe的发展历史PCIe与其他总线的对比PCIe的优势和应用场景PCIe体系结构PCIe分层模型物理层(PhysicalLayer)数据链路层(DataLinkLayer)事务层(TransactionLayer)PCIe链......
  • 《Optimizing the LINPACK Algorithm for Large-Scale PCIe-Based CPU-GPU Heterogene
    论文标题《OptimizingtheLINPACKAlgorithmforLarge-ScalePCIe-BasedCPU-GPUHeterogeneousSystems》为基于PCIe的大规模CPU-GPU异构系统优化LINPACK算法作者GuangmingTan、ChaoyangShui、YinshanWang、XianzhiYu和YujinYan来自中科院计算所初读摘要......
  • PCIe (3)
    BAR&DMAConfigurationspace是确定的大小的,一般4KB左右但是要访问更大的空间,则不可以,所以这里BAR将更大空间(devicememory)映射到了IO。BAR提供了一种MMIO的访问形式,访问的是类似register的IO,但是却是访问memory。不过MMIO依然是CPU直接发起PCIetransaction(TLP)。......
  • 全国产RK3568J + FPGA的PCIe、FSPI通信实测数据分享!
    测试数据汇总案例时钟频率理论速率测试结果FSPI通信案例150MHz71.53MB/s读速率:67.452MB/s写速率:52.638MB/sPCIe通信案例100MHz803.09MB/s读速率:595.24MB/s写速率:791.14MB/s备注:(1)当TLPheadersize=16Byte时,PCIe理论传输速率为:7......
  • 含税168元起!四核A53+NPU+PCIe+USB3.0,瑞芯微RK3562性价比真高!
     ......
  • 全国产化服务器设计原理图:905-多路PCIe的阵列计算全国产化服务器
    多路PCIe的阵列计算全国产化服务器      多路PCIe的阵列计算全国产化服务器以国产化处理器(海光、飞腾ARM、算能RSICV)为主板,扩展6-8路PCIe3.0X4计算卡;计算卡为全国产化的AI处理卡(瑞星微ARM,算能AI,灵犀类脑计算),低功耗FPGAPCIe计算卡;同时扩展万兆以太......
  • 转载: PCIE linux驱动
    https://www.cnblogs.com/LoyenWang/p/14209318.htmlPCIE物理结构PCIDevice;PCI总线中有三类设备:PCI从设备,PCI主设备,桥设备。PCI从设备:被动接收来自HostBridge或者其他PCI设备的读写请求;PCI主设备:可以通过总线仲裁获得PCI总线的使用权,主动向其他PCI设备或主存储器发起读写请......