首页 > 其他分享 >m基于数字锁相环DPLL的分频器simulink仿真

m基于数字锁相环DPLL的分频器simulink仿真

时间:2022-12-22 23:45:22浏览次数:53  
标签:DPLL 环路 分频器 数字 鉴相器 振荡器 滤波器 锁相环

1.算法概述

       随着数字电路技术的发展,数字锁相环在调制解调、频率合成、FM 立体声解码、彩色副载波同步、图象处理等各个方面得到了广泛的应用。数字锁相环不仅吸收了数字电路可靠性高、体积小、价格低等优点,还解决了模拟锁相环的直流零点漂移、器件饱和及易受电源和环境温度变化等缺点,此外还具有对离散样值的实时处理能力,已成为锁相技术发展的方向。

 

(1)数字环路鉴相器(DPD)

       数字鉴相器也称采样鉴相器,是用来比较输入信号与压控振荡器输出信号的相位,它的输出电压是 对应于这两个信号相位差的函数。它是锁相环路中的关键部件,数字鉴相器的形式可分为:过零采样鉴相器、触发器型数字鉴相器、超前—滞后型数字鉴相器和奈奎斯特速率取样鉴相器。

(2)数字环路滤波器(DLF)

       数字环路滤波器在环路中对输入噪声起抑止作用,并且对环路的校正速度起调节作用。数字滤波器是一种专门的技术,有各种各样的结构形式和设计方法。引入数字环路滤波器和模拟锁相环路引入环路滤波器的目的一样,是作为校正网络引入环路的。因此,合理的设计数字环路滤波器和选取合适的数字滤波器结构就能使DPLL满足预定的系统性能要求。

(3) 数字压控振荡器(DCO)

       数控振荡器,又称为数字钟。它在数字环路中所处的地位相当于模拟锁相环中的压控振荡器(VCO)。但是,它的输出是一个脉冲序列,而该输出脉冲序列的周期受数字环路滤波器送来的校正信号的控制。其控制特点是:前一采样时刻得到的校正信号将改变下一个采样时刻的脉冲时间位置。

 

2.仿真效果预览

matlab2007b仿真

 

 

 

 

 

 

3.MATLAB部分代码预览

 

 

 

01_015_m

标签:DPLL,环路,分频器,数字,鉴相器,振荡器,滤波器,锁相环
From: https://www.cnblogs.com/51matlab/p/16999812.html

相关文章

  • 【《硬件架构的艺术》读书笔记】04 时钟分频器
    4.1介绍偶数时钟分频很好实现,使用一个计数器累加到一定值再清零,同时翻转电平就可以了。本章主要讲的是奇数分频和小数分频。4.2同步整数分频器使用Moore状态机可以轻......
  • 数字IC手撕代码-分频器(任意奇数分频)
    大家好我是酸菜鱼,这个系列着重讲解数字ic或FPGA实习面试及秋招面试的高频手撕代码题。什么是分频    分频就是生成一个新时钟,该新时钟的频率是原有时钟频率......
  • 数字IC手撕代码-分频器(任意小数分频)
    什么是分频    分频就是生成一个新时钟,该新时钟的频率是原有时钟频率的整数分之一倍,新周期是原有周期的整数倍。        再简单来说,让你手撕一个四分频......