首页 > 其他分享 >[转载学习] Verilog-SystemVerilog中的force和release语法

[转载学习] Verilog-SystemVerilog中的force和release语法

时间:2022-11-09 22:02:54浏览次数:77  
标签:force 接口 a1 add Verilog release b1

Verilog-SystemVerilog中的force和release语法

本文属于转载,版权属于原博主—狮子座硅农(Leo ICer)& 星星在人间,博客原地址 https://blog.csdn.net/qianniuwei321/article/details/123280450https://www.eefocus.com/xiaxing_fpga/blog/11-08/230022_2631f.html

代码块1

module add(a,b,c);
       input   [1:0] a;
       input   [1:0] b;
       output [2:0] c;

       assign c = a  + b;
endmodule

module test();
       reg  [1:0] a1,b1;
       wire [2:0] c1;
       add u_add(.a(a1),.b(b1),.c(c1));
       initial   begin
                  a1 = 2'b1;//a=1
                  b1 = 2'b1;
         #20  force u_add.a = 2'd2;//a=2
         #10  release u_add.a ;//a=1
       end
endmodule

说明

在u_add模块中,a接口与a1相连,b接口与b1相连,c接口与c1相连,有如下两种情况:

(1)在没有force下,即release环境下,u_add模块的a接口输入的就是a1信号,a1信号为高a则为高,b、c接口同理;

(2)在force下,相当于系统做了一个强制赋值,此时u_add模块的a接口为2`d2。

代码块2

initial
begin
#1 force a = 1;   //a =1
#2 release a;  
#1 assign a = 2;  //a =2
#1 force a = 3; // a =3
#2 release a;   //a = 2 ,因为之前assign a = 2,相当于将2硬链接到a上,release的时候,硬链接开始有效。
end

总结

force的作用相当于给模块的接口强制赋值了一个值;release的作用相当于把force这个强制条件给解除了。

标签:force,接口,a1,add,Verilog,release,b1
From: https://www.cnblogs.com/ckrfight/p/16875319.html

相关文章

  • Codeforces Round #702 (Div. 3) G
    G.OldFloppyDrive维护一个前缀和再维护一个单调的前缀和因为我们后面的数花费更大只有贡献更大的时候才会有用这样就好做了对于每个查询我们知道他最少的轮数肯定......
  • Codeforces Round #704 (Div. 2) D
    D.Genius'sGambit构造要是a>=k的构造很好想出来但是a+b-1>k&&k>a时其实也可以构造出来我们考虑让中间的一些1经过减法变成0然后到高位时再与低位的1相减例如:1111......
  • 最新消息!Salesforce客户可以选择与阿里续签合同
     最近有部分Salesforce客户收到了Salesforce发出的续约邮件。值得注意的是,在这份邮件中提到了阿里巴巴转售的相关事宜,也就是说Salesforce客户可以选择和阿里巴巴续签合......
  • Codeforces Global Round 16 F | CF1566F Points Movement
    https://www.luogu.com.cn/problem/CF1566Fhttps://codeforces.com/contest/1566/problem/F这类有关线段的问题我通常都是先观察线段的包含/交对线段是否保留的影响,以约......
  • Codeforces Round #740 (Div. 1, based on VK Cup 2021 - Final (Engine)) B
    B.UptheStrip考虑dpdp[i]表示当前i位置的cnt考虑转移我们对于第一个操作显然只用维护一个后缀和即可dp[i]+=s[i+1]对于第二个操作也很简单我们知道i的值z除一......
  • Codeforces Round #715 (Div. 1) A
    A.BinaryLiterature我们观察发现就是找两个串要是最长公共子序列大于等于n的我们就一定可以构造出一个出来但是传统的最长公共子序列是n2的我们考虑一些特殊的性质......
  • OpenCV:Debug和Release模式 && 静态和动态编译
    OpenCV:Debug和Release模式&&静态和动态编译 目录1.Release和Debug的区别2.Opencv在Release和Debug下配置的区别3.直接运行利用debug和release生成的exe4.静态编译和动......
  • codeforces 1750_D
    https://codeforces.com/contest/1750/problem/D#include<iostream>#include<vector>#include<cmath>#include<map>#include<unordered_map>#include<unordered_set>......
  • Codeforces试题乱做 Part9
    他挥毫泼墨落笔她舞袖梦里佳期戏中情戏中意陌路人相逢在花天锦地\(\text{[CF1736E]SwapandTake}\)\(\color{green}{\text{[EASY]}}\)我们考虑最终最优的答案中......
  • CF1743 Codeforces Round #832 (Div. 2)
    A.TwoGroups签到题,把正负数分开放再相减即可.赛后从大佬们那得知也可以直接加的,最后取个abs.膜拜大佬!B.BANBAN构造.显然每次交换最多可以破坏前面一个BAN,破坏后面......