in2
  • 2024-07-26使用pybind11封装c++的dll,供python调用
    用pip安装好pybind11 文件清单,都写在一个目录里//文件名:add.cppextern"C"doubleadd(doublein1,doublein2){returnin1+in2;}//文件名:sub.cppextern"C"doublesub(doublein1,doublein2){returnin1-in2;}//文件名:mul.cppextern"
  • 2024-01-30GC9008 12V 全桥驱动芯片,可替代TMI8118,应用于摄像机、消费类产品上
    GC9008是一款12V全桥驱动芯片,为提供高性价比的方案。它能提供0.1A的持续输出电流。可以工作在4.5~15V的电源电压上。具有PWM(IN1/IN2)输入接口,与行业标准器件兼容.是SOP8封装,GC9008D是DIP封装芯片特点●H桥电机驱动器--电源电压4.5~15V导通阻抗10Ω(HS+LS)●0.1A持
  • 2024-01-22python错误笔记-01
    in2=input('请输入一个整数数字:')whileTrue:try:in2=int(in2)print('你输入的是一个整数')breakexceptValueError:print("输入错误,请输入一个整数数字")以上代码为什么是错误的?以上代码是错误的,因为在第一次输入后,无论
  • 2023-09-12电气工程师必学------CODESYS v3.5 入门学习笔记(一)
    一、新建工程打开软件新建工程,如图此教程只是入门练习,所以这里一般情况下都是创建的Standardproject,也就是标准工程。窗口下方可以设置工程名称与存放位置。紧接着是选择设备与编译语言。初学者条件有限就直接上仿真,电脑是windowsx64的话设备选择上图所示就OK。语言这里我
  • 2023-05-04linux模块驱动编写示例
    2023-05-04关键字:该驱动可通过dts配置属性,可在/dev创建节点,支持对/dev下的节点进行标准IO读写以及ioctl读写。dts如下:ir_cut{status="okay";compatible="chorm,ir-cut";gpios=<&gpf0GPIO_ACTIVE_HIGH>,<&gpf1GPIO_ACTIVE_LOW>;}; 
  • 2023-02-26CDC设计实例-02
    CDC设计实例加速器假设要处理一项业务比如图像处理,有两种方向,第一种选择一些通用的处理器CPU\GPU\DSP等通用的处理器,第二种是将算法映射成IP,直接使用IP进行处理图像处理
  • 2022-12-29verilog常见语法记录(一)
    RTL例子moduleled( inputwirein1, inputwirein2, inputwiresel, outputregout //输出控制LED灯);//输入只能是wire型变量输出可以是wire型变量也可以是reg型
  • 2022-12-10Verilog代码的风格规范
    空行modulemux4_to_1(out,in0,in1,in2,in3,s1,s0);input[1:0]in0,in1,in2,in3;inputs1,s0;outputreg[1:0]out;//变量声明后空行always@(*)be
  • 2022-11-25matlab纵向一维数组(向量)维数不一样尾部延展合成
    matlab纵向一维数据维数不一致合成两个语音波形数据简单合成一个试听播放sound(w,18000)sound(波形数据,采样频率)%两个维度不一样的纵向数组波形文件合成一个音轨%codeby
  • 2022-08-29SV中用于随机数生成的系统函数和方法
    SystemVerilog提供以下系统函数和方法来生成随机数:$urandom()$urandom_range()srandom()get_randstate()set_randstate()  1.$urandom()and$urandom_range()$u