DIN
  • 2024-05-24OFDM 802.11a的FPGA实现(二十二)DAC模块(含代码)
    目录1.前言2.实现思路3.verilog代码4.MoselSim仿真完整工程链接(含verilog和Matlab代码):OFDM802.11a的xilinxFPGA实现1.前言上一节完成了MUC模块,实现了对MAC层进行数据交互,以及控制物理层各个模块的工作。现在还剩下最后一个DAC模块,作用是将时域的输出按照前导码、sig
  • 2024-05-10寻找第一个1
    输入一个向量,如何从LSB或者MSB或者反过来找出第一个出现1的位置并生成独热码?这个问题碰到好多次了,今天总结一下。这个电路有点类似于一个优先编码器(所以该电路就是固定优先级的仲裁器),例如对于一个4bit位宽的向量来说,其真值表如下InputOutput00010001xx100010x1
  • 2024-04-302020-2021 ICPC NERC (NEERC), North-Western Russia Regional Contest (Northern Subregionals) E(离散化+欧拉回
    E-EasyCompare-and-Set题意给定n个条件,如果存在一个合法序列使得这n个判断条件成立,则输出Yes和这个合法序列,否则输出No。分析首先可以发现对于\(w_i=0\)的操作我们可以在处理完\(w_i=1\)的操作之后讨论一下即可。发现\(a_i\)和\(b_i\)很大需要对其进行离散化操作。离
  • 2024-04-28低开销求补码电路
    电路里经常用补码来表示有符号整数,求一个负数的补码表示最直接的方法是将对应的正数取反再加1。如果要写一个参数化的求补码的模块,则代码如下:modulecal_complement#(parameterWIDTH=8)(input[WIDTH-1:0]din, output[WIDTH-1:0]dout); assigndout=~(di
  • 2024-04-18NL2SQL进阶系列(5):论文解读业界前沿方案(DIN-SQL、C3-SQL、DAIL-SQL)、新一代数据集BIRD-SQL解读
    NL2SQL进阶系列(5):论文解读业界前沿方案(DIN-SQL、C3-SQL、DAIL-SQL)、新一代数据集BIRD-SQL解读NL2SQL基础系列(1):业界顶尖排行榜、权威测评数据集及LLM大模型(SpidervsBIRD)全面对比优劣分析[Text2SQL、Text2DSL]NL2SQL基础系列(2):主流大模型与微调方法精选集,Text2SQL经典算法技
  • 2024-03-26FPGA接口系列——UART
    FPGA接口系列——UART一、UART简介UART是一种采用异步串行通信方式的通用异步收发传输器。这里我们主要弄明白两个问题:①什么是串行通信,与并行通信有什么区别②同步串行通信和异步串行通信有什么区别③我们常说的UART和RS232以及RS485又有什么区别?串行通信和并行通信
  • 2024-03-12HMI 10.1 DO DI 的测试。
    问题: 客户反应板卡的DODI有问题,遂进行测试。过程: 原理图+原理:  测试方法:硬件连接:使用可变电源的电压输出脚+gnd脚,VCC接DIN1,GND接DIN_COM,软件的资源,在网盘上有DIDO的qt的测试程序,但是没有驱动源码。但是这也够用了,使用网盘的镜
  • 2024-02-04聪明的大马猴
    #include<bits/stdc++.h>#defineCLOSEios::sync_with_stdio(false);cin.tie(0);cout.tie(0)#defineendl"\n"typedeflonglongLL;constintN=30*6+5,M=N*N,mod=1e9+7;usingnamespacestd;inth[N],e[M],ne[M],idx,din[N],
  • 2024-01-21m基于FPGA的Hamming汉明编译码verilog实现,包含testbench测试文件,不使用IP核
    1.算法仿真效果本系统进行了Vivado2019.2平台的开发,测试结果如下:2.算法涉及理论知识概要在现代数字通信和存储系统中,错误检测和纠正(ErrorDetectionandCorrection,EDC)机制是至关重要的。Hamming码,以其发明者RichardHamming命名,是一种线性错误检测和纠正码,广泛应用于这些系
  • 2023-12-12拓扑排序模板
    #include<bits/stdc++.h>usingnamespacestd;structtoposort{ vector<vector<int>>e; vector<int>tp,din; intn; toposort(){} toposort(intn){ this->n=n; din.resize(n+1); e.resize(n+1); } voidadd(int
  • 2023-12-08拓扑排序
    constintN=100010;intn,m,a,b;vector<int>e[N],tp;intdin[N];//入度数组booltoposort(){queue<int>q;for(inti=1;i<=n;i++)if(din[i]==0)q.push(i);while(q.size()){intx=q.front();q.pop();tp.push_back(x);
  • 2023-12-04汉源高科DIN卡轨式工业级485-422-232三合一数据环网光端机458环网光纤收发器转换器
    HY5700-RS485/RING是汉源高科为工业应用而开发设计的一款工业级485-422-232三合一数据环网光端机/环网串口光纤MODEM。设备提供1路RS-485串口/1路RS422串口/1路RS232串口和2路光纤接口+1个拨码开关,拨码开关可实现设备主从配置。采用数据流向自动控制技术,自动侦测串口速率,自动判别
  • 2023-10-17verilog数的舍入溢出和截位
    四舍五入(round)前面讲的都是对数据进行扩位,这一节说的是对数据截位时如何进行四舍五入以提高截位后数据的精度。假设一个9Q6格式的数据为:9’b011.101101,现在只想保留3位小数位,显然必须把最后三位小数位截掉,但是不能直接把数据截成6’b011.101,这样是不精确的,工程上一般也不允许这
  • 2023-10-03FPGA直方图均衡化 Label: Research
    使用FPGA对图像直方图做出均衡化,公式如下:$$D_{B}=f(D_{A})=\frac{D_{max}}{A_{0}}\sum_{i=0}^{D_{A}}H(i)$$上式中,H(i)为第i级灰度的像素个数,A为图像的面积,也即像素总数。因此,计算均衡后的图像步骤如下:(1)首先计算出当前图像
  • 2023-09-16解密Prompt系列15. LLM Agent之数据库应用设计:DIN & C3 & SQL-Palm & BIRD
    上一章我们主要讲搜索引擎和LLM的应用设计,这一章我们来唠唠大模型和DB数据库之间的交互方案。有很多数据平台已经接入,可以先去玩玩再来看下面的实现方案,推荐sqltranslate:简单,文本到SQL,SQL到文本双向翻译,新手体验ai2sql:功能更全,包括语法检查,格式化等chat2query:可处理复杂query
  • 2023-08-02振弦传感器信号转换器(VTI104_DIN)应用岩土工程监测
    振弦传感器信号转换器(VTI104_DIN)应用岩土工程监测振弦传感器信号转换器(VTI104_DIN)是一种用于实现振弦传感器信号转换的设备,可将振弦传感器所采集到的振动信号转换成电信号,并通过模拟量输出或数字量输出的方式进行传输和记录。在岩土工程监测中,振弦传感器信号转换器广泛应用于地震
  • 2023-08-02工程监测仪器振弦传感器信号转换器(VTI104_DIN)
    工程监测仪器振弦传感器信号转换器(VTI104_DIN)振弦传感器信号转换器,简称VTI104_DIN,是一种用于转换振弦传感器信号的电子设备。该设备可以将振弦传感器产生的模拟信号转换成标准的电压或电流输出,从而使其可以连接到PLC、DCS、PC等控制系统中,实现自动控制、数据采集和处理等功能。
  • 2023-07-31什么是DIN导轨 轨道安装式振弦传感器信号转换器
    什么是DIN导轨轨道安装式振弦传感器信号转换器DIN导轨是德国工业化协会制定的一种导轨标准。是德语DeutschesInstitutfürNormunge.V的缩写。DIN导轨的种类一般有两个种类,主要是尺寸上的区别。1、TS35DIN导轨这里的数字“35”是指高顶帽开槽的距离(即:导轨最大宽度),是
  • 2023-06-27m基于FPGA的数据串并并串转换系统verilog实现,包含testbench,可以配置并行数量
    1.算法仿真效果 本系统进行了两个平台的开发,分别是: Vivado2019.2 Quartusii18.0+ModelSim-Altera6.6d StarterEdition 其中Vivado2019.2仿真结果如下: 分别进行2路,4路,8路,16路并行串行转换      Quartusii18.0+ModelSim-Altera6.6d Starter
  • 2023-06-11m基于FPGA的通信数据帧加扰解扰verilog实现,包含testbench
    1.算法仿真效果本系统进行了两个平台的开发,分别是:Vivado2019.2Quartusii18.0+ModelSim-Altera6.6dStarterEdition其中Vivado2019.2仿真结果如下:Quartusii18.0+ModelSim-Altera6.6dStarterEdition的测试结果如下:2.算法涉及理论知识概要现代通信系统中,为了保证数据
  • 2023-06-11m基于FPGA的通信数据帧加扰解扰verilog实现,包含testbench
    1.算法仿真效果 本系统进行了两个平台的开发,分别是: Vivado2019.2 Quartusii18.0+ModelSim-Altera6.6d StarterEdition 其中Vivado2019.2仿真结果如下:  Quartusii18.0+ModelSim-Altera6.6d StarterEdition的测试结果如下:  2.算法涉及理论知识概要
  • 2023-05-29基于DNN网络的信道估计matlab仿真,仿真输出信道估计值的mse指标
    1.算法仿真效果matlab2022a仿真结果如下:    2.算法涉及理论知识概要       在信道变化迅速的系统中,通常依靠频域的导频子载波进行信道估计。导频子载波按照特定的规则插入到时频两维资源中。导频子载波处的信道响应可以通过最小二乘法(least-square,ls)和线性
  • 2023-05-29基于DNN网络的信道估计matlab仿真,仿真输出信道估计值的mse指标
    1.算法仿真效果matlab2022a仿真结果如下:2.算法涉及理论知识概要在信道变化迅速的系统中,通常依靠频域的导频子载波进行信道估计。导频子载波按照特定的规则插入到时频两维资源中。导频子载波处的信道响应可以通过最小二乘法(least-square,ls)和线性最小均方误差法(linearminimumm
  • 2023-03-31汉源高科8路工业级PCM电话光端机8路电话+1路百兆网络DIN导轨式
  • 2023-02-08m基于FPGA的积分梳状CIC滤波器verilog设计
    1.算法描述积分梳状滤波器,是指该滤波器的冲激响应具有如下形式:其物理框图如图所示:可见,CIC滤波器是由两部分组成:累积器H1和H2梳状滤波器的级联。现若假设用N级CIC滤