首页 > 其他分享 >【PCIE734-1 】基于 PCIe 总线架构的 XCKU060 FPGA 4 路 SFP+光纤通道处理平台

【PCIE734-1 】基于 PCIe 总线架构的 XCKU060 FPGA 4 路 SFP+光纤通道处理平台

时间:2025-01-15 13:43:07浏览次数:1  
标签:FPGA 接口 PCIe SFP XCKU060 光纤

产品概述

PCIE734-1 是一款基于 PCIE 总线架构的 Kintex UltraScale 系列 XCKU060 FPGA 高性能 4 路 SFP+光纤数据处理平台。该平台具有 1 个 PCIe Gen3 x8 主机接口、4 个 SFP+ 10G 光纤接口,可以实现 4 路 SFP+ 10G 光纤的数据实时采集、处理、传输。板 卡 采 用 Xilinx 的 高 性 能 Kintex UltraScale 系 列 FPGA :XCKU060-2FFVA1517I 作为主处理器,板载 2 组独立的 72 位 DDR4SDRAM 大容量缓存。板卡具有 1 个 RJ45 千兆以太网口以及若干 IO信号。该平台可广泛应用于基于服务器的雷达与中频信号采集、以及视频图像采集等场景。​

 

 

 

 

 

技术指标

1、 板载 FPGA 实时处理器:XCKU060-2FFVA1517I;

1) 系统逻辑资源:726K;

2) DSP Slices:2760;

2、 PCIE 主机接口:

1) X8 PCIe 互联;

2) 支持 PCIe gen3 x8@8Gbps/lane;

3) 独立的 XDMA 控制器,理论带宽高达 64Gbps;

4) 支持 SG DMA 控制器,支持多通道独立传输;

5) 支持 Windows/Linux 驱动;

3、 光纤接口指标:

1) 4 路 SFP+光纤模块,波长根据光模块而定;

2) 支持 Aurora 8b10b 数据传输协议;

3) 支持 Aurora 6466b 数据传输协议;

4) 支持 Serial RapidIO 数据传输协议;

5) 支持其他用户自定义光纤传输协议(基于 GTH Transciver);

4、 动态存储性能:

1) 存储带宽:2 组 72 位,DDR4 SDRAM,1200MHz 工作时钟;

2) 存储容量:每组 4GByte DDR4 SDRAM,总共 8GByte;

4、 其它接口性能:

1) 24 路 LVTTL GPIO 接口;

2) 1 路 RS422 接口;

3) 1 路 RJ45 千兆以太网接口;

4)板载 2 个 QSPI Flash 用于 FPGA 的加载;

5) 2 路 MMCX 接口:1 路 PPS 秒脉冲、1 路 10M 时钟输入;

5、 物理与电气特征

1) 板卡尺寸:106 x 167mm;

2) 板卡供电:4A max@+12V(±5%);

3) 散热方式:导冷+风冷散热;

4) 工作温度:-40°~85°C;存储温度:-55°~125°C;

软件支持

1、可选集成板级软件开发包(BSP):

1)FPGA 底层接口驱动;

2)PCIe 总线接口开发及其驱动程序;

3) 支持 Windows7/10 系统、Linux 操作系统;

2、 可根据客户需求提供定制化算法与系统集成

应用范围

1) 雷达与中频信号处理中的实时采集落盘;

2) 高速传感器数据光纤数传;

3) 高速图像数据光纤数传;

 

标签:FPGA,接口,PCIe,SFP,XCKU060,光纤
From: https://www.cnblogs.com/qingyi2023/p/18672839

相关文章

  • 国产化板卡设计原理图:基于FMC接口的JFM7K325T PCIeX4 3U PXIe接口卡
    一、板卡概述    本板卡基于FPGAJFM7K325T芯片,pin_to_pin兼容FPGAXC7K410T-2FFG900,支持PCIeX8、64bitDDR3容量2GByte,HPC的FMC连接器,板卡支持PXIE标准协议,其中XJ3标准高速差分接口,支持PCIeX2。软件具有windows,Linux驱动 二、功能和技术指标:四、应用领域  ......
  • 基于FPGA的多功能数字钟设计
    基于FPGA的多功能数字钟设计前言基础知识按键数码管系统概述按键使用说明模块描述模块设计button_debouncebutton_controllerclock_controllerdigital_tube整体资源用量测试视频前言本工程主要是数码管、按键、LED的应用开发。注:本工程所有IP均使用源码开发。基......
  • FPGA 通过 Verilog 读取图片
    FPGA通过Verilog读取图片介绍FPGA通常用于处理实时图像数据,如从摄像头或其他传感器获取视频流。然而,在某些应用场景中,需要从存储设备(如ROM、SD卡或外部存储)加载静态图片进行处理。使用Verilog在FPGA上实现这一过程,可以为后续的图像处理算法(如滤波、边缘检测等)奠......
  • 【PCI】PCIe高级错误上报能力AER(十二)
    AERAER(AdvancedErrorReporting)是一种用于检测和报告PCIe设备中发生的错误的机制,它允许PCIe设备检测到并报告各种类型的错误。错误类型包含CorrectableErrors和Uncorrectableerrors两种,其中Uncorrectableerrors下面又分为ERR_FATAL和ERR_NONFATAL。CorrectableErrors:可......
  • PCIe总线-存储器域和PCIe总线域访问流程分析(二)
    1.概述PCIe总线的最大特点是像CPU访问DDR一样,可以直接使用地址访问PCIe设备(桥),但不同的是DDR和CPU同属于存储器域,而CPU和PCIe设备属于两个不同的域,PCIe设备(桥)的地址空间属于PCIe总线域。存储器域访问PCIe总线域或者PCIe总线域访问存储器域,需要经过一系列的转换才可以完成。2.跨域......
  • PCIe总线-简介(一)
    1.概述早期的计算机使用PCI(PeripheralComponentInterconnect)总线与外围设备相连,PCI总线使用单端并行信号进行数据传输,由于单端信号很容易被外部系统干扰,其总线频率很难进一步提高。目前,为了提高总线频率以获得更高的总线带宽,高速串行总线逐步替代了并行总线,PCIExpress总线已逐......
  • [PCIE5.0] 4.2.4.9 Reset
    本小节主要描述了两种重置机制:基础重置(FundamentalReset)和热重置(HotReset),以及它们在PCIe协议中如何影响接收端(Receiver)和发送端(Transmitter)的行为。1.基础重置(FundamentalReset)•基础重置是PCIe系统中一种重要的重置操作,它通常是在系统启动时进行,或者在需要恢复系统......
  • [PCIE5.0] 4.2.8 Compliance Pattern in 8b/10b Encoding
    这段文字描述的是在PCIe或类似高速接口协议中,Polling.Compliance子状态的具体要求,特别是合规模式(CompliancePattern)在传输过程中的处理方式。这个过程主要是通过SKPOrderedSet来验证链路的合规性,确保链路在高频率下的稳定性、可靠性和时序准确性。我们来逐步解读这......
  • 宇航用VIRTEX5系列FPGA的动态刷新方法及实现
    SRAM型FPGA在宇航领域有广泛的应用,为解决FPGA在空间环境中的单粒子翻转问题,增强设计的可靠性,本文介绍一种低成本的抗辐照解决方案。该方案从外置高可靠存储器中读取配置数据,通过定时刷新结合三模冗余的方式消除单粒子影响,提高系统的鲁棒性。    1.总体设计    ......
  • PCIe TLP路由分为几类?都有什么作用
    PCIeTLP(事务层数据包)路由主要分为以下几类及其作用:1.基于地址的路由(Address-BasedRouting)作用:用于MemoryRead/Write和I/ORead/Write等事务,TLP头中包含目标地址,交换机根据该地址将TLP转发到正确的设备。2.基于ID的路由(ID-BasedRouting)作用:用于配置Read/Write和......