在IC低功耗设计实现中我们经常会涉及到power gating cell,isolation cell,level shifter cell。所以在实现过程中就会涉及这类cell的选型,摆放要求,secondary pg pin绕线要求等等。为了让大家全面掌握低功耗实现相关技术要点,下面罗列下面十个非常经典的灵魂拷问,供大家来自测。如果能完整回答90%的问题,那么低功耗实现相关技术细节就都过关了。
低功耗数字IC后端设计实现典型案例| UPF Flow如何避免工具乱用Always On Buffer?
-
通常需要在power shut down(off) domain的输入还是输出端加isolation cell?为什么要加这个isolation cell?
-
这个isolation cell通常会放置在哪个power domain? 是否一定不可以摆放到power off domain? 如果摆放到power off domain,有何优缺点?
提示:无论摆放到哪个domain,都是允许的,只不过选用的isolation cell类型不同而已。
低功耗IC后端培训 | 盘点Power Switch Cell在实际项目中应用注意事项
-
所添加的isolation clamp (钳位信号ISO,咱们低功耗四核A7顶层top项目中的名字)是来自哪个domain?
-
power gating cell应该使用LVT,RVT还是HVT? 依据是什么?
-
power gating cell的数量如何确定的?是不是数量越多越好?
-
加power switch cell和不加power switch cell的设计,它们哪个IR Drop会更好?
-
power switch cell的NSLEEP链是如何连接的?串联还是并联?
- power switch cell是应该选择common nwell 还是two nwell的?应用场景有何不一样?
-
如果power shut (off) domain的电压和外面另外一个domain电压不一样,它们之间还需要加什么cell? 这类cell应该如何选型?
-
Level Shifter Cell的类型主要有哪几种?它的secondary pg pin是如何连接的?如何确保secondary pg net的电阻?