首页 > 其他分享 >基于FPGA 多通道多带宽多速率 DDC设计

基于FPGA 多通道多带宽多速率 DDC设计

时间:2024-09-28 20:20:46浏览次数:11  
标签:数字化 数字 FPGA 阵列 多通道 DDC 雷达 射频

摘 要:数字阵列雷达的核心内容之一是单元级回波信号中频或射频数字化后,在数字域进行幅/相 加权实现接收数字波束形成,并具有灵活的波束调度和更好的抗有源干扰的性能,基于多通道数字化接收 机的数字阵列模块是数字阵列雷达的关键模块。论述了数字阵列模块内部基于 FPGA 的多通道、多带宽、 多速率数字下变频设计,包括方案设计、仿真设计和工程化设计,同时给出了设计结果,该设计方法可应用 于多通道数字化接收机设计。

关键词:多速率;多带宽;数字下变频;现场可编程门阵列

0 引 言

        由于日益严峻 的 目 标 环 境 和 电 磁 环 境 的 挑 战,现代雷达必须具备高精 度、多 功 能、多 波 束、 多目标 处 理、抗 干 扰、自 适 应 和 目 标 识 别 等 功 能,数字阵列雷达是一种接收和发射都采用数字 波束形成技术的全数字阵列雷达,满足现代雷达 的要求[1]。数字阵列雷达的核心内容之一是单元 级回波信号中频或射频数字化后,在数字域进行 幅/相加权实现接收数字波束形成,基于多通道数 字化接收机的数字阵列模块是数字阵列雷达的关 键模块。 数字阵列模块是一种采用集成化和数字化技术,将射频前端、分布式时钟本振分配、分布式电 源、数字化收发等一体化设计,完成雷达单元级、 多通道回波信号数字化收发、预处理和传输的新 型多功能模块[2]。

         中频/射频数字化接收机通过高速ADC直接 对中频或射频模拟信号进行数字化,再对中频或 射频数字信号通过DDC处理获得与信号带宽匹 配的数字基带信号。目前DDC处理可以采用商用 ASIC芯片来实现[3-4],也可以通过基于FPGA的 IP核来实现[5]。当

标签:数字化,数字,FPGA,阵列,多通道,DDC,雷达,射频
From: https://blog.csdn.net/qq_43416206/article/details/142616913

相关文章

  • STM32 f407 多通道ADC采集+DMA传输 基于HAL库和Cubemx配置
    在实际应用中ADC往往是要和DMA一起使用的,DMA将ADC转换值放入预设好的变量中,该过程不占用CPU资源,需要读取ADC输入时再让CPU读取变量即可。下面记录使用cubemx配置多通道ADC采集的具体流程,并编写对ADC采样值进行滤波的程序(选择开发板、开启外部时钟和SW调试接口、ProjectManage......
  • STM32 f407 多通道PWM输出 基于HAL库和Cubemx配置
    STM32PWM的相关理论知识可以参考江科大的视频教程,或者正点和野火的HAL库开发手册,以下是相关链接:[6-4]PWM驱动LED呼吸灯&PWM驱动舵机&PWM驱动直流电机_哔哩哔哩_bilibili31.TIM—高级定时器—[野火]STM32HAL库开发实战指南——基于野火F4系列开发板文档下面记录一下使......
  • 【TES817】l基于XCZU19EG FPGA的高性能实时信号处理平台
    板卡概述TES817是一款基于ZU19EGFPGA的高性能实时信号处理平台,该平台采用1片高性能的FPGA:XCZU19EG-2FFVC1760I作为主处理器,FPGA的PL端外挂1组72位DDR4SDRAM,用来实现超大容量数据缓存,FPGA的PS端外挂1组72位的DDR4SDRAM的高速数据缓存,用来支持操作系统的运行。该平台支持2个FMC......
  • FPGA Verilog基本语句(语法)FPGA入门
    本篇文章主要写了在Verilog环境下,FPGA基本语法和数据类型。可以通过导航键快速进入assign语句、always语句等其他内容!对于Verilog(FPGA):module     ...                   ==》构成主体endmodulemodule模块名(【端口......
  • 3、多通道FTP、ASPF
    在TCP/IP模型中,应用层提供常见的网络应用服务,如Telnet、HTTP、FTP等协议。而应用层协议根据占用的端口数量可以分为单通道应用层协议与多通道应用层协议。1、单通道应用层协议:通信过程中只需占用一个端口的协议。例如:Telnet只需占用23端口,HTTP只需占用80端口;2、多通道应用层......
  • (066)FPGA时钟--->(016)异步时钟
    1目录(a)FPGA简介(b)Verilog简介(c)时钟简介(d)异步时钟(e)结束1FPGA简介(a)FPGA(FieldProgrammableGateArray)是在PAL(可编程阵列逻辑)、GAL(通用阵列逻辑)等可编程器件的基础上进一步发展的产物。它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又......
  • (067)FPGA时钟--->(017)同步时钟
    1目录(a)FPGA简介(b)Verilog简介(c)时钟简介(d)同步时钟(e)结束1FPGA简介(a)FPGA(FieldProgrammableGateArray)是在PAL(可编程阵列逻辑)、GAL(通用阵列逻辑)等可编程器件的基础上进一步发展的产物。它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又......
  • 1. ZYNQ 2. MPSOC 3. FPGA 4. Vitis 5. 项目
    ###1.建立VitisSDK自带的HelloWorld工程首先,我们需要在VitisSDK中创建一个基本的HelloWorld工程。这是学习FPGA开发和ZYNQMPSOC平台的重要第一步。HelloWorld工程的主要目的是验证开发环境的正确性以及熟悉基本的编程流程。####步骤:-打开VitisSDK。-创建一......
  • 数字调制解调技术的MATLAB与FPGA实现-FPGA实现数字信号处理基础 【2.6】
    4.2.3IR与FIR滤波器的比较        IIR滤波器与FIR滤波器是最常见的数字滤波器,两者的结构及分析方法相似。为更好地理解两种滤波器的异同,下面对其进行简单的比较,以便在具体工程设计中更合理地选择滤波器种类,以更少的资源获取所需的性能。本节先直接给出两种滤波......
  • 数字调制解调技术的MATLAB与FPGA实现-FPGA实现数字信号处理基础 【2.8】
    4.5滤波器设计分析工具        FDATOOL(FilterDesign&AnalysisTool)是MATLAB信号处理工具箱里专用的滤波器设计分析工具,MATLAB6.0以上的版本还专门增加了滤波器设计工具箱(FilterDesignToolbox)。FDATOOL可以设计包括FIR和IR的几乎所有基本的常规滤波器,它操作......