首页 > 其他分享 >基于AD9009的PCIe射频信号采集回放卡

基于AD9009的PCIe射频信号采集回放卡

时间:2024-06-20 17:53:58浏览次数:18  
标签:回放 采集 带宽 接口 PCIe AD9009 射频

基于AD9009的PCIe射频信号采集回放卡
PCIe射频收发平台
75MHz至 调谐范围
200MHz瞬时带宽

基于RF-IC芯片PCIe射器和接收器、集成式频率合成器以及数字信号处理功能。满足3G、4G和5G宏蜂窝时分双工(TDD)基站应用要求。接收链路由两个独立的带宽、直接变频接收器组成,具有出色的动射频通道具备程控增益控制电路,能够利用软件提供的API完成手动或者自动增益控制功能,配合基带的数字滤波功能,板卡提供灵活增益控制模式以及对应的滤波器配置。
搭配上位机可视化软件,通过上位机软件实现对板卡的操作,可通过上位机软发接口及板卡控制参考例程。

**特性**
⚫2个射频接收通道,频率覆盖范围75MHz~6GHz,信号瞬时带宽200MHz
⚫2个射频发射通道,频率覆盖范围75MHz~6GHz,信号瞬时带宽200MHz,最大合成带宽450MHz
⚫支持内部参考时钟和外部参考时钟
⚫支持 应用模式,同一时刻接收和发射频点相同
⚫支持 x8 Gen2数据采集流盘模式
⚫ x8 Gen2,连续传输速率
⚫10Gbps光口,连续传输速率
⚫3GB(PS:1GB、PL:2GB) 存储空间
⚫集成 授时模块,支持采样时戳功能,支持BDS、GPS等系统
⚫集成8GB EMMC 和SD卡接口,满足大容量数据存储
⚫集成 1000Mbps 接口、10Gbps光纤接口以及USB2.0接口
⚫ 接口和光口复用设计,仅支持同时使用的模式如下: 和SFP+,
⚫ 定制应用,提供Verilog-HDL二次开发接口
**应用领域**
⚫3G、4G、5G 模式通信
⚫ 有源天线系统
⚫软件无线电
⚫宽带 应用
⚫(雷达/声纳)电子战
⚫仪器仪表和测量

**客户价值**
⚫通过快速 总线实时传输采集数据
⚫灵活的子母卡配置方案
⚫缩短开发时间,加快产品上市速度
⚫可集成满足 领域应用的实时信号处理模块:如DDC、DUC 等。

标签:回放,采集,带宽,接口,PCIe,AD9009,射频
From: https://www.cnblogs.com/pantong321/p/18259183

相关文章

  • PCI2363/PCIe2363/PXI2363/PXIe2363,工业级光电隔离DI/O卡,通道间隔离,支持24路漏极源极
    数据采集与控制 > 数字I/O卡 > 2363系列236x系列板卡是本公司推出的PCI、PCIe、PXI、PXIe四种总线的工业级光电隔离DI/DO卡,采用并行数字IO接口设计,支持多达48路I/O通道,并且通道与通道间隔离。输入包含可编程输入滤波器功能,以消除信号的毛刺/尖峰,使采集结果更精准。输出......
  • PCIe 7.0首次引入光学:满血带宽高达512GB/s
    PCIe6.0标准规范于2022年初正式发布,至今尚未商用落地,而新一代PCIe7.0已经徐徐走来,首次引入光学通信连接。PCIe6.0被认为是PCIe问世近20年以来变化最大的一次,信号调制机制改为PAM4,配套支持FEC前向纠错机制、FLIT流量控制单元编码,带宽继续翻番,x16双向可达256GB/s。但是到了这里......
  • 高速信号处理板卡设计原理图:519-基于ZU19EG的4路100G光纤的PCIe 加速计算卡
    基于ZU19EG的4路100G光纤的PCIe加速计算卡  一、板卡概述    本板卡系我司自主设计研发,基于Xilinx公司ZynqUltraScale+MPSOC系列SOCXCZU19EG-FFVC1760架构,支持PCIEGen3x16模式。其中,ARM端搭载一组64-bitDDR4,总容量达4GB,可稳定运行在2400MT/s,PL端......
  • Riffa用户接口与PCIE组帧
    参考:PCIE之RIFFA框架接口时序_riffa框架-CSDN博客一、概述  RIFFA是一个开源框架,用于实现简便的PCIE通信,使开发者只需要关注与数据相关的接口,不必花费大量时间用于TLP包的解析核封装。一个简单的结构框图如下:二、接口时序  使用RIFFA框架开发只用关注用户侧的数据接口时......
  • PCIe BAR空间的值是谁设置的?谁分配的,什么时间分配的?
    Linux系统下PCIe总线、设备的枚举,资源的分配到底是哪里进行的?一直没搞太清楚,安装参考中的方法构建文件系统,编译内核,利用Qemu调试分析这个问题如下:内核代码是5.15.0-107-generic,工作环境是ubuntu22.04serverOS。Qemu虚拟机中的PCIe相关打印和对应函数如下[1.510805]P......
  • PCIe学习——重点提纲
    PCIe学习-重点提纲基础知识计算机架构基础总线系统概述PCIvsPCI-XvsPCIePCIe概述PCIe的发展历史PCIe与其他总线的对比PCIe的优势和应用场景PCIe体系结构PCIe分层模型物理层(PhysicalLayer)数据链路层(DataLinkLayer)事务层(TransactionLayer)PCIe链......
  • 《Optimizing the LINPACK Algorithm for Large-Scale PCIe-Based CPU-GPU Heterogene
    论文标题《OptimizingtheLINPACKAlgorithmforLarge-ScalePCIe-BasedCPU-GPUHeterogeneousSystems》为基于PCIe的大规模CPU-GPU异构系统优化LINPACK算法作者GuangmingTan、ChaoyangShui、YinshanWang、XianzhiYu和YujinYan来自中科院计算所初读摘要......
  • 超简单的最新钉钉直播回放下载教程(一分钟就能学会啦)
    所需软件:钉钉,浏览器(这里以谷歌浏览器为例),m3u8下载器,猫抓工具思路:在浏览器中打开钉钉直播回放,抓取m3u8文件,利用m3u8下载器完成下载目的:在浏览器中打开钉钉直播回放,然后用下载器一步下载1.我们直接的打开我们的钉钉软件,然后用分享的方式把我们的课程链接复制下来到浏览器里面......
  • PCIe (3)
    BAR&DMAConfigurationspace是确定的大小的,一般4KB左右但是要访问更大的空间,则不可以,所以这里BAR将更大空间(devicememory)映射到了IO。BAR提供了一种MMIO的访问形式,访问的是类似register的IO,但是却是访问memory。不过MMIO依然是CPU直接发起PCIetransaction(TLP)。......
  • 全国产RK3568J + FPGA的PCIe、FSPI通信实测数据分享!
    测试数据汇总案例时钟频率理论速率测试结果FSPI通信案例150MHz71.53MB/s读速率:67.452MB/s写速率:52.638MB/sPCIe通信案例100MHz803.09MB/s读速率:595.24MB/s写速率:791.14MB/s备注:(1)当TLPheadersize=16Byte时,PCIe理论传输速率为:7......