首页 > 其他分享 >毛刺专题--->(21)毛刺过滤(一)

毛刺专题--->(21)毛刺过滤(一)

时间:2024-06-01 10:31:07浏览次数:20  
标签:21 芯片 毛刺 --- 电路 Verilog 设计 IC

 (21)毛刺过滤(一)

1 目录

(a)IC简介

(b)vim简介

(c)Verilog简介

(d)毛刺过滤(一)

(e)结束

1 IC简介

(a)在IC设计中,设计师使用电路设计工具(如EDA软件)来设计和模拟各种电路,例如逻辑电路、模拟电路、数字信号处理电路等。然后,根据设计电路的规格要求,进行布局设计和布线,确定各个电路元件的位置和连线方式。最后,进行物理设计,考虑电磁兼容性、功耗优化、时序等问题,并生成芯片制造所需的掩膜信息。

(b)IC设计是芯片设计的核心部分,它涉及到电路设计、布局设计、物理设计等多个层面,旨在将各种功能电路集成到一个小尺寸的芯片中,以实现高度集成、高性能和低功耗的目标。

2 数字IC设计流程

(a)规格定义:根据应用需求,定义芯片的功能规格、性能指标和接口要求。
(b)体系结构设计:设计芯片的整体结构,包括信号处理、控制逻辑和存储等模块的划分和组织方式。
(c)RTL设计:使用硬件描述语言(如Verilog或VHDL)将芯片的功能转化为RTL(Register Transfer Level)级别的代码。RTL设计包括逻辑设计和功能仿真。
(d)综合与优化:将RTL代码综合为门级电路网表,并进行优化,以满足性能、功耗和面积等指标。
(e)布局与布线:按照优化后的电路网表进行布局设计,包括各个电路模块的相对位置和尺寸,然后进行布线,确定电路连接的路径。
(f)物理验证:进行电气规则检查(DRC,Design Rule Checking)和布局准则检查(LVS,Layout Versus Schematic)等物理验证,确保芯片布局满足制造要求和设计规范。
(g)静态时序分析:对芯片进行静态时序分析,包括时序路径约束设置、时钟域划分和时序收敛验证等,确保时序要求得到满足。
(h)动态仿真:对芯片进行功能仿真和时序仿真,验证设计的正确性和性能指标。
(i)特殊测试集成:设计与集成芯片的测试电路和测试接口,以便进行后续的芯片测试和故障排查。
(j)版图设计:生成芯片的版图设计,包括金属线层的规划、设计规则的设置等。
(k)模拟仿真与验证:对设计中的模拟电路进行仿真和验证,确保其性能和稳定性。
(m)芯片加工与制造:将设计好的芯片版图提交给芯片制造厂商,进行芯片的制造和封装。

3 Verilog简介

(a)Verilog HDL是一种硬件描述语言,以文本形式来描述数字系统硬件的结构和行为的语言,用它可以表示逻辑电路图、逻辑表达式,还可以表示数字逻辑系统所完成的逻辑功能。

(b)Verilog HDL和VHDL是世界上最流行的两种硬件描述语言,都是在20世纪80年代中期开发出来的。前者由Gateway Design Automation公司(该公司于1989年被Cadence公司收购)开发。两种HDL均为IEEE标准。

(c)Verilog HDL是一种硬件描述语言,用于从算法级、门级到开关级的多种抽象设计层次的数字系统建模。

4 毛刺过滤(一)

Q1:毛刺过滤(一)

A1-1:小于一个时钟周期的低电平毛刺如图1;

图1低电平毛刺

A1-2:小于一个时钟周期的低电平毛刺过滤方法:两级触发器打拍+或门如图2;

图2低电平毛刺过滤

A1-3:小于一个时钟周期的低电平毛刺代码如下:

always@(posedge clk,posedge rst)
if(rst)
   {sig_d2,sig_d1}<=2'b11;
else
   {sig_d2,sig_d1}<={sig_d1,sig};
assign sig_o=sig_d1|sig_d2;  

5 结束

(a)希望阅读笔者的博客可以对您有所帮助;

(b)希望读者可以快速学习IC或FPGA这门技术;

(c)如果需要技术沟通,可以联系笔者。希望对你有帮助,如果遇到问题,可以一起沟通讨论,邮箱:[email protected]

标签:21,芯片,毛刺,---,电路,Verilog,设计,IC
From: https://blog.csdn.net/2401_84405631/article/details/139335150

相关文章

  • 76文章解读与程序——电网技术EI\CSCD\北大核心《基于阶梯碳交易的含P2G-CCS耦合和
    76号资源-复现源程序:论文可在知网下载《基于阶梯碳交易的含P2G-CCS耦合和燃气掺氢的虚拟电厂优化调度》本人博客有解读资源-CSDN文库https://download.csdn.net/download/LIANG674027206/89139682https://download.csdn.net/download/LIANG674027206/89139682......
  • 今天介绍的DC-DC升压恒压方案是TY3001
        今天介绍的DC-DC升压恒压方案是TY3001特性:  输入电压:0.9V~6.5V  输出电压:1.8V~5.0V(步进0.1V)(固定电压)  输出精度:±2.5%  最高效率:94%  最高工作频率:300KHz 电路图: 封装......
  • 云原生网关 MSE-Higress
    云原生网关MSE-Higress什么是云原生网关MSEMSE测评产品文档产品能力产品控制台MSE与其他网关什么是云原生网关MSE在体验云原生网关MSE-Higress功能之前,先了解一下什么是云原生网关MSE,简单的说就是MSE就是遵循开源Ingress/GatewayAPI标准的下一代网关产品,是一......
  • 企业微信接入系列-上传临时素材
    企业微信接入系列-上传临时素材文档介绍上传临时素材写在最后文档介绍创建企业群发的文档地址:https://developer.work.weixin.qq.com/document/path/92135,在创建企业群发消息或者群发群消息接口中涉及到上传临时素材的操作,具体文档地址:https://developer.work.weixin......
  • Springboot 开发 -- 跨域问题技术详解
    一、跨域的概念跨域访问问题指的是在客户端浏览器中,由于安全策略的限制,不允许从一个源(域名、协议、端口)直接访问另一个源的资源。当浏览器发起一个跨域请求时,会被浏览器拦截,并阻止数据的传输。这种限制是为了保护用户的隐私和安全,防止恶意网站利用用户的浏览器向其他网站......
  • 海外媒体发稿:打造个人品牌的2个必备宣发套餐-华媒舍
    个人品牌在现代社会中扮演着关键的角色,它可以帮助我们在职场竞争中脱颖而出。但是,要想打造一个成功的个人品牌,并不是一件容易的事情。在这篇文章中,我将为你介绍两个必备的宣发套餐,让你成为行家。1. 社交媒体宣发套餐如今,社交媒体已成为了人们日常生活中不可或缺的一部分。利......
  • rt-thread AT组件偶尔死机的问题
    硬件信息单片机STM32L431CCT64G模组 EC800K-CNrtt版本:4.1.1  第一个问题主频太低不行,比如使用外部晶振8M时会发现at命令的返回收到的数据不完整,是由于处理器太慢和rt-thread系统处理工作较多导致,测试发现至少16M主频以上才能良好运行 第二个问题频繁通过串口......
  • dbt dbt-audit-helper 包compare_relation_columns 处理简单说明
    dbtdbt-audit-helper包在进行compare_relation_columns处理的时候进行数据表列字段创建顺序的判断参考使用我按照test处理的,同时进行的测试异常进行存储使用{{audit_helper.compare_relation_columns(a_relation=source("dalongdemo","mytest_appv2")......
  • C++基础编程部分知识总结应用--图书管理系统
    C++基础编程部分知识总结应用–图书管理系统文章目录C++基础编程部分知识总结应用--图书管理系统1.代码结构和预处理命令2.定义图书结构体3.定义图书列表结构体4.后台控制函数5.显示主菜单6.添加图书函数7.查询图书函数8.显示所有图书函数9.修改图书信息函数10......
  • 【数据结构】二叉树-堆(下)-链式二叉树
    个人主页~二叉树-堆(上)栈和队列二叉树四、堆的代码实现Heap.hHeap.ctest.c五、堆的应用堆排序思想进行排序六、二叉树链式结构的实现BTree.hBTree.ctest.c四、堆的代码实现Heap.h#pragmaonce#include<stdio.h>#include<stdlib.h>#include<assert.h>......