首页 > 其他分享 >模拟集成电路设计系列博客——6.2.5 毛刺

模拟集成电路设计系列博客——6.2.5 毛刺

时间:2024-05-01 23:33:52浏览次数:34  
标签:... 毛刺 开关 集成电路 6.2 电流 MSB

6.2.5 毛刺

数字逻辑的毛刺是转换器进行高速工作时的一个主要问题,\({b_1,b_2,...,b_N}\)与开关信号直接关联。毛刺的来源是开关切换不同信号的延迟。例如,但数字码从\(0111...1\)切换到\(1000...0\)时,所有的\(N-1\)的LSB都关闭,而MSB打开,然而,有可能LSB开关的电流先于MSB开关的电流关断,使得总的电流瞬间降到零。与之相对,如果LSB开关的电流慢于MSB开关的电流,那么电流会瞬间变化到最大值。在这两个例子中,输出上都会出现毛刺,除非两个延迟精确匹配,然而对于每个分支上有着不同电流的电路来说这基本上是不可能的。可以用下图来理解毛刺的机理:

image

可以通过限制带宽的方式来降低毛刺的干扰(通过在上图中的电阻\(R_f\)两侧放一个电容),但是这种方式也会降低电路的速度。另一种方式是在输出信号上使用一个采样保持电路。最后,最常用的方式是将数字码从二进制码转换为温度计码,下一章节将进行讨论。

标签:...,毛刺,开关,集成电路,6.2,电流,MSB
From: https://www.cnblogs.com/sasasatori/p/18169811

相关文章

  • 模拟集成电路设计系列博客——6.2.2 基于R-2R的转换器
    6.2.2基于R-2R的转换器为了避免二进制权重转换器中的巨大电阻比例,可以通过引入串联电阻来使得阵列中的信号缩放,如下图所示:注意此处的节点电压\(V_A\)等于参考电压\(V_{ref}\)的四分之一,作为\(3R\)的串联电阻引入的结果。同时注意一个额外的\(4R\)被添加在地处,从而使得从\(3R\)......
  • 模拟集成电路设计系列博客——6.2.3 电荷重分布开关电容转换器
    6.2.3电荷重分布开关电容转换器电荷重分布开关电容转换器的基本思想是将开关电容增益放大器的输入电容替换为一个可编程电容阵列(PCA,ProgrammableCapacitorArray),如下图所示:如我们之前在开关电容增益放大器时讨论的一样,上图中的电路对于放大器输入失调电压,\(1/f\)噪声和有限放......
  • 模拟集成电路设计系列博客——6.2.1 二进制权重电阻转换器
    6.2.1二进制权重电阻转换器一种主流的实现D/A转换器的方式是将一组信号以二进制方式进行组合。这组二进制信号可以是电流(在电阻或者电流方式中),但二进制权重的电荷也经常使用。在这个章节中,将首先介绍店主方式,然后是和电荷重分布的模式和电流模式。在这个远离下并不能保证单调性,......
  • 模拟集成电路设计系列博客——6.1.4 有符号输出
    6.1.4有符号输出对于需要负输出电压的应用,电阻串的底部可以连接到\(-V_{ref}\)。则需要提供一个负的供电,并且电路需要实现带有精确匹配的双电源,否则任何匹配上的误差都会引发失调。许多D/A转换器的论文都默认\(-V_{ref}\)存在,但没有解释如何获得。如果通过片外来获得这个电压,那......
  • 模拟集成电路设计系列博客——6.1.3 多电阻串DAC
    在这一小节中,会介绍另一种电阻串DAC的变体,如下图所示[Holloway,1984]:第二个电阻串被连接在连接第一个电阻串的两个相邻节点的缓冲器之间。在如图所示的6-bit例子中,三比特MSB决定了哪两个第一个电阻串的相邻节点被连接到两个中介的缓冲器。第二个电阻串线性采样第一个电阻上的两......
  • ILA抓出匪夷所思的错误,如一个always块里面的两个相同逻辑寄存器赋值出现毛刺
    有一种可能性是下载器太烂了,可以降速使用,或者换个质量好的(带屏蔽的下载器)。出错代码:(已知所有条件正确、length_fpga1和length_fpga2的逻辑完全相同,时钟稳定,时序无误)可以看到length_fpga2的bit11莫名其妙翻转,现在直接揭晓答案,因为下载器丢包了,当把测试的特定值改为0xaa,0x55等......
  • 光影魔术手 v4.5.6.208 绿色便携版
    更新流水:2024.04.27:跟进官方4.5.6.208,第一版修改内容:by.星罗月兔&DxFans&haiyang457去校验(方案来自@星罗月兔),去更新,去多余组件及无用菜单;便携版集成新版启动器,简化了诸多文件存在,看起来更清爽;单文件版方案来自@haiyang457,特此感谢!下载地址:https://down.neoimaging......
  • 模拟集成电路设计系列博客——6.1.2 折叠电阻串DAC
    6.1.2折叠电阻串DAC为了减少数字解码的数量以及大的容性负载,可以使用折叠电阻串D/A,如下图所示[Abrial,1988]:这种方式使得解码非常类似于数字存储器,从而减少了总的解码区域。在上图中的4-bit例子中,为了转换数字码,高2比特{b1,b2}决定了需要选中的单个字线(其他的保持为低)。一个字......
  • 模拟集成电路设计系列博客——6.1.1 电阻串DAC
    6.1.1电阻串DAC最直接的实现\(N-bit\)D/A转换器的方式是产生\(2^N\)个参考信号,并根据数字输入码,将合适的信号传递到输出。我们将这种D/A转换器成为基于解码器的转换器。最早的8-bit集成MOSD/A转换器是基于通过一个开关网络选择一部分分段电阻串[Hamade,1978]。开关网络连接在......
  • Nexpose v6.6.247 for Linux & Windows - 漏洞扫描
    Nexposev6.6.247forLinux&Windows-漏洞扫描Rapid7VulnerabilityManagement,ReleaseApr17,2024请访问原文链接:Nexposev6.6.247forLinux&Windows-漏洞扫描,查看最新版。原创作品,转载请保留出处。作者主页:sysin.org您的本地漏洞扫描程序搜集通过实时......