首页 > 其他分享 >926-基于PCIe的40Gbps光纤采集记录仪

926-基于PCIe的40Gbps光纤采集记录仪

时间:2024-04-25 09:45:44浏览次数:26  
标签:文件 记录仪 40Gbps 回放 记录 PCIe 数据 光纤 926

基于PCIe的40Gbps光纤采集记录仪

      ORI-D2000信号记录仪是一款便携式记录仪产品,满足高达40GBps的数据存储速度、可扩展的大容量存储设备和配套的录取存储管理软件。

主要特点

    1、基本系统内存64GB,存储容量为7.6T,可扩展至四个盘位。

    2、包含一张FPGA光纤接入卡,拥有两个QSFP+接口,每个接口最快提供40Gbps的线速率光纤接入(含光纤配件)。

    3、提供录取存储管理软件,最快支持40GBps的存储速度,提供网络接口配置等功能,方便进行数据的转储。

    4、支持双路数据,可根据需要调整数据记录与回放的方向。

    5、数据存储方式灵活多变,可根据需求变更为cap、data、bin等多种格式。

强大的记录能力和真实的场景回放

      ORI-D2000信号记录仪适用于需要抓取原始的波形数据,用于科研、设备测试以及数据样本采集等各种特殊的应用场合,能够实时进行数据的完整采集并不丢数,还可以根据用户的需求对采集数据进行定制化处理,同时本系统还提供数据的回放功能,以方便用户进行科研等场景的回放。

 

超大的存储空间和强大的便携性

      本系统是一套便携式的设备,可以实现方便地携行运输。它的物理尺寸仅为 43*30*21CM,可以侧放或立放,并配有便携的提手,方便四处进行移动。在有限的物理空间内,实现大容量的高速存储空间,可扩展至四个盘位,用户可以根据自己的要求定购单盘位、双盘位或四盘位系统。当用户启动数据记录的功能之后,系统会提取相应高速硬盘的信息,并且实时监控硬盘的容量。

 

灵活的数据记录与回放

 

方式

      本系统内含一张FPGA光纤转接卡,提供两组QSFP+光模块,共8路光纤接口,经过FPGA可以实现高速串行接口、高速光纤接口的数据转换到PCI-E总线上,PCI-E接口协议采用PCI-E3.0,最高可以实现5GB/s的传输速率,板载8颗DDR3 内存,每个颗粒为4Gbit,共分为两组,每组容量为2GB,采用64位总线,可作为光纤与PCI-E数据缓冲。

 

本系统的数据记录和回放方式比较灵活,数据可通过两组光纤中任一接口进行记录,回放时既可以根据用户当前操作的设备自动进行回放,也可以通过操作录取存储管理软件,手动选择存储在高速硬盘的数据和需要回放的设备进行回放。

 

 

数据管理       用户利用记录仪进行数据记录时,将会产生大量的数据文件,于是软件提供了一个数据文件管理功能,每次记录数据都放进数据库里,需要时点击检索按钮,文件所有信息都显示在表格里,每次需转储那个文件到磁盘阵列存储服务器时,鼠标左键选中表格文件,右键点击转储文件还是,删除文件,文件回放。

 

 

数据迁移功能         一般情况下,长时间记录波形会生成一个较大的文件,本设备的高速存储区是由固态盘做成的,生成新的大型文件的速度可以保障。D2000采用windows 64bit的操作系统做为应用平台,这是一个为众人所熟悉的应用软件,利用此软件,工作人员可以轻松的将大型的文件转移到大型的磁盘阵列上进行备份。       D2000也提供 Linux操作系统的平台,需要用户提前说明。

标签:文件,记录仪,40Gbps,回放,记录,PCIe,数据,光纤,926
From: https://www.cnblogs.com/orihard2020/p/18156916

相关文章

  • 3568F-PCIe 5G通信测试手册
     ......
  • 实测952Mbps!四路千兆网PCIe拓展方案,国产工业级!
    测试环境说明运行系统:Debian-11.8评估板:TL3588-EVM(RK3588J)模块:PCIe扩展2/4路千兆网口模块方案:无锡沐创N500L-AM2C-DD、N500L-AM4C-QD测试工具:iperf3 创龙科技已基于瑞芯微RK3588J、RK3568J处理器实现了PCIe拓展多路千兆网口方案,以下主要介绍基于瑞芯微RK3588J(硬件平台:创龙......
  • 洛谷题单指南-数学基础问题-P2926 [USACO08DEC] Patting Heads S
    原题链接:https://www.luogu.com.cn/problem/P2926题意解读:有n个数,计算每个数能整除其他数的个数。解题思路:a[100005]记录所有的数,h[1000005]记录所有数的个数,cnt[1000005]记录所有数能整除其他数的个数只需要读入a数组,同时更新h[a[i]]++再依次从小到大遍历h的下标每一个数i,如......
  • E external/local_xla/xla/stream_executor/cuda/cuda_dnn.cc:9261] Unable to regist
    kaggle里面导入pytorch_lightning时发出的警告信息复现代码(其余是2024年3月下旬kaggle的默认环境):!pipinstall-Ueinops==0.7.0sacred==0.8.5pytorch_lightning==1.1.4torchtext==0.6.0pyarrow==15.0.0importpytorch_lightning结果(发出警告信息):2024-04-0812:59:19.0......
  • 一文了解PCIe 6.0的基础和测试
    2022年PCI-SIG组织宣布PCIe6.0规范标准v1.0版本正式发布,宣告完工。延续了惯例,带宽速度继续增倍,x16下可达128GB/s(单向),由于PCIe技术允许数据全双工双向流动,因此双向总吞吐量就是256GB/s。• Definitions/MetricstoHelpFrameServerDesignChallenges•Disaggregatio......
  • 903-多路PCIe3.0的单CPU 学习型AI工作站
     一、机箱功能和技术指标:系统系统型号ORI-SR500主板支持EEB(12'*13')/CEB(12'*10.5')/ATX(12'*9.6')/MicroATX前置硬盘最大支持2个3.5寸+1个2.5寸SATA硬盘+2个2.5寸SATA硬盘(背部)电源类型CRPS冗余电源,标准AT......
  • AI 异构计算机设计原理图:902-基于6U VPX 高带宽PCIe的GPU AI 异构计算机
    基于6UVPX高带宽PCIe的GPUAI异构计算机 一、产品概述   基于6U 6槽VPX高带宽PCIe的GPUAI异构计算机以PCIe总线为架构,通过高带宽的PCIe互联,实现主控计算板、GPU AI板卡,FPGA接口板,存储板的PCIe高带宽互联访问,PCIe支持3.0规范,X8或者X16带宽。主板......
  • [转帖]PCIe7.0宣布即将2025推出
    https://zhuanlan.zhihu.com/p/532935941 jiu导言在2022年的PCI-SIG的开发者大会上,PCI-SIG总裁庆祝了PCI-SIG成立30周年并宣布PCIe技术的下一代技术展望,并且计划在2025年向成员发布PCIe7.0标准。而在未来3年中即将推出的PCIe7.0再次提供速度提升(相比较PCIe6.0翻倍,X16双......
  • AXI Memory Mapped to PCI Express学习笔记(二)——PCIe中断
    AXIMemoryMappedtoPCIExpress IP核的中断包括Local中断,MSI中断和 Legacy中断。1Local中断   在配置AXI桥接器时,中断输出(interrupt_out)引脚可以根据中断掩码寄存器(InterruptMaskregister)的设置来发送中断。这个中断输出引脚会向连接到桥接器内存映射AXI4侧......
  • linux系统报错AER PCIe Bus Error
    1、报错信息pcieport0000:00:1c.7:AER:PCIeBusError:severity=Corrected,type=PhysicalLayer,(ReceiverID)device[8086:a33f]errorstatus/mask=00000001/00002000[0[RxErr2、修改grub文件//备份grubsudocp/etc/default/grub/etc/default/grub.bak//随便......