首页 > 其他分享 >创新的FPGA:LAV-AT-E70-1CSG841C、LAV-AT-E70-2CSG841C、LAV-AT-E70-3CSG841C旨在实现低延迟的网络边缘设备

创新的FPGA:LAV-AT-E70-1CSG841C、LAV-AT-E70-2CSG841C、LAV-AT-E70-3CSG841C旨在实现低延迟的网络边缘设备

时间:2024-04-24 14:57:21浏览次数:9  
标签:FPGA Mb 2CSG841C 3CSG841C LAV E70

Avant-E专为网络边缘处理而生

Avant™-E系列中端FPGA是基于16nm FinFET工艺Avant平台推出的首款产品。该平台经过优化可提供同类FPGA产品中领先的低功耗、小尺寸和高性能。
Avant-E FPGA旨在实现低延迟的网络边缘设备,非常适合有着明确时序要求的应用,包括工业环境中的机器视觉、机器人、机器人导航和安全摄像头。

特性
最多500K逻辑单元、36 Mb嵌入式存储器和1800个18x18乘法器(7200个8x8乘法器)
超低功耗:与相似密度的FPGA竞品相比,功耗低至2.5倍
封装尺寸小至11x9 mm(200K LC)或15x13 mm(500K LC)
针对AI优化的DSP模块可实现18x18乘法器,又可以分解为4个8x8乘法器
快速配置:10 ms内完成I/O配置,60 ms内完成500K LC器件配置
提供商业和工业级器件

器件:LAV-AT-E70-1CSG841CLAV-AT-E70-2CSG841CLAV-AT-E70-3CSG841C

产品属性
产品种类:FPGA - 现场可编程门阵列
逻辑元件数量:637000 LE
嵌入式内存:35.6 Mb
输入/输出端数量:502 I/O
最小工作温度:0°C
最大工作温度:+85°C
数据速率:2400 Mb/s
收发器数量:1
安装风格:SMD/SMT
封装 / 箱体:FCCSP-841
分布式RAM:4140 kb
内嵌式块RAM - EBR:990 kb
最大工作频率:2.4 GHz
湿度敏感性:Yes
栅极数量:1
工作电源电压:820 mV
总内存:40.73 Mb

创新的FPGA:LAV-AT-E70-1CSG841C、LAV-AT-E70-2CSG841C、LAV-AT-E70-3CSG841C旨在实现低延迟的网络边缘设备 —— 明佳达

注:本文部分内容与图片来源于网络,版权归原作者所有。如有侵权,请联系删除!

标签:FPGA,Mb,2CSG841C,3CSG841C,LAV,E70
From: https://www.cnblogs.com/mingjiada/p/18155387

相关文章

  • MySQL参数:slave_exec_mode
    MySQL参数:slave_exec_mode该参数与MySQL复制有关,它是一个动态修改的变量。默认为STRICTMODE(严格模式),可选值为IDEMPOTENTMODE(幂等模式)。设置为IDEMPOTENT模式可以防止从库出现1032(从库上不存在的键)和1062(需要重复键、主键或唯一键)的错误。该模式只在ROWbinlog模式下生......
  • mipi dsi4线720P国产gowin lattice crosslink配套屏Fpga dsi
     1.产品概述    显示屏LCDMIPIDSI4lane,支持分辨率720*1280,60HZ彩色显示。用于对接国产GOWIN的NR-9C的开发板和LATTICE的CROSSLINK开发板,显示MIPIDSI 功能。      MIPIDSI是4-LANE,MIPI速率在480MHZ。支持LP模式初始化和HS模式显示数据发送。    ......
  • 基于EP4CE6F17C8的FPGA矩阵键盘实例(另类方法)
    一、电路模块电路模块参见“基于EP4CE6F17C8的FPGA矩阵键盘实例”部分。二、实验代码本例使用6个数码管依次显示按下按键的键值,每位显示的值可从0~F,对应16个矩阵按键。按键reset为复位键,代码使用Verilog编写,具体如下。先编写数码管实现显示字形解码的程序,模块名称为seg_decode......
  • m基于FPGA的多通道FIR滤波器verilog实现,包含testbench测试文件
    1.算法仿真效果VIVADO2019.2仿真结果如下:   系统RTL结构如下:   2.算法涉及理论知识概要       多通道FIR(FiniteImpulseResponse)滤波器是一种在数字信号处理中广泛应用的线性时不变滤波技术,尤其适用于多通道音频、视频、图像等多维数据的处理。   ......
  • FPGA器件实现逻辑运算的基本原理是(   )。
    选项:A、采用最小项相加的电路形式实现逻辑运算B、采用与非门电路实现逻辑运算C、采用异或门电路实现逻辑运算D、采用查找表的方式实现逻辑运算答案:D解析:组成FPGA的两个最基本的部分是组合逻辑以及时序逻辑,分别实现这两个基本部分的结构就是FPGA的基本单元。组合逻辑......
  • 具有低功耗、小尺寸和高可靠性,LIFCL-40-9MG121I、LIFCL-40-8MG121I、LIFCL-40-7MG121I
    说明CrossLink-NXFPGA是首款采用Nexus技术平台设计的产品系列,为网络边缘开发工程师提供实现创新的嵌入式视觉解决方案所需的更低功耗、小尺寸和高可靠性。该系列采用低功耗28nmFD-SOI技术,具有小尺寸、高可靠性和出色的性能。该器件适合用于各种应用,包括嵌入式视觉。应用包......
  • FPGA入门笔记013——嵌入式块RAM使用之FIFO
    1、FIFO概述​ FIFO(FirstInFirstOut),即先进先出。FPGA或者ASIC中使用到的FIFO一般指的是对数据的存储具有先进先出特性的一个缓存器,常被用于数据的缓存或者高速异步数据的交互。它与普通存储器的区别是没有外部读写地址线,这样使用起来相对简单,但缺点就是只能顺序写入数据......
  • 基于直方图相似性的图像分类算法FPGA实现,包括tb测试文件和MATLAB辅助验证
    1.算法运行效果图预览MATLAB测试结果:    FPGA测试结果:   上述仿真图中,红色XX表示图像读取完毕。因此输出XX。当图像输出完成之后,最下面的相似性指标 same1输出为11226,same2输出为67584.即图1和图2相似性较强,图1和图3相似性较弱。 2.算法运行软件版本vi......
  • m基于FPGA的217卷积编码维特比译码verilog实现,包含testbench不使用IP核
    1.算法仿真效果Vivado2019.2   编码部分:   译码部分输出:   RTL图:   2.算法涉及理论知识概要2.1卷积编码       卷积编码是一种前向纠错编码方式,特别适用于无线通信和其他信道条件恶劣的应用场景。它主要通过卷积算子将信息序列映射成......
  • MYSQL 主从同步失败:Slave_SQL_Running: No
    SHOWSLAVESTATUS\G;显示Slave_SQL_Running:No 解决方法:从主服务器查询:  SHOWMASTERSTATUS在从服务器上:changemastertomaster_host='169.254.60.151', #主库的IP地址master_user='slave', #在主库上创建的复制账号master_password='???????',......