首页 > 其他分享 >FMC DA子卡设计原理图:FMCJ465-2路 16bit 12.6GSPS FMC DA子卡

FMC DA子卡设计原理图:FMCJ465-2路 16bit 12.6GSPS FMC DA子卡

时间:2023-01-17 10:12:08浏览次数:50  
标签:外部 DA 子卡 12.6 FMC 时钟

FMCJ465-2路 16bit 12.6GSPS FMC DA子卡


一、板卡概述
      FMCJ465是一款转换速率最高为12.6GSPS 的 DAC 回放板,DAC位数16bit; 板卡基于ADI的AD9172系列DAC设计;板卡支持2路可配置的触发输出/触发输入;DAC的时钟支持内部参考时钟、外部参考时钟、外部采样时钟三种方式;并可提供一个接口同时支持外部采样和外部参考时钟的版本。

 

 

 

 

 

 

原理框图 

二、主要规格:

  • ● 6个SSMC的连接器,其中2个为模拟信号输出1(DA 0)和2(DA 1);一个为外部采样时钟输入(CLK);一个为外部参考时钟输入(RCK),2个为可由载板配置成输入或者输出的同步触发信号(TR1和TR2)
  • ● 外部CLK也可同时兼容外采样和外参考时钟(需事先提出需求) 
  • ● 适应范围:完全符合Vita57.1规范,包括结构件,子卡尺寸,面板连接器,正反面器件的限高等,大大提供了子卡的通用性和适配性
  • ● 多种散热方式:风冷或导冷
  • ● AC耦合输入
  • ● 内外部时钟可灵活选择
  • ● HPC高引脚数连接器
  • ● 工作温度:商业级0℃~+70℃ ,工业级-40℃~+85℃

三、板卡性能:

           模拟输出

  • ● 输出耦合方式:交流耦合;
  • ● 输出路数:2路;
  • ● 输出频率:10MHz ~ 6000MHz;
  • ● 满量程输出电流:16~26mA(RSET=5KΩ),可编程;
  • ● 输出阻抗:50 Ohm;
  • ● 连接器:SSMC;
    数模转换器 DAC
  • ● 单芯片方案;
  • ● 分辨率:16bit;
  • ● 最大更新率:12.6GS/s
  • ● DAC输入兼容JESD204B子类1
    时钟
  • ● 支持内参考或外部参考:10MHz,功率0~6dBm
  • ● 支持外部采样时钟最高:12.6 GHz; 功率0~6dBm
  • ● 输入阻抗:50 Ohm;
  • ● 耦合方式:交流耦合;
    触发
  • ● 外部触发输入:3.3V LVCMOS或LVTTL;
  • ● 触发输出:3.3V LVCMOS或LVTTL;
  • ● 最大频率:200MHz;
  • ● 连接器:SSMC;
    FMC 接口
    HPC: ASP-134488-01;
  • ● DP_C2M(0-7),LVDS 1.0V
  • ● LA(00-33),LVDS或者LVCMOS或者LVTTL
  • ● CLK(GBTCLK0,1;CLK0),LVDS 1.8V或2.5V
    功耗
  • ● +12V: <0.6 A;
  • ● +3.3V: <0.1A;
  • ● Vadj:<0.2A;

四、其他支持:

  • ● 提供Verilog bit文件
  • ● JESD204B Core

五、前面板

 

 

  

    前面板描述

信号

描述

1

DA 0

模拟信号输出1

2

DA 1

模拟信号输出 2

3

CLK

外部采样时钟(亦可作为外部采样和参考时钟,需事先提出需求)

4

RCK

外部参考时钟

5

TR 1

触发信号1,可配置成IN或OUT

6

TR 2

触发信号2,可配置成IN或OUT

六、应用(QT7227):
         ● 软件无线电
         ● 宽带MIMO应用
         ● 数字波束成形
         ● (雷达/声纳)电子战
         ● 物理实验
         ● 信号智能检测
         ● 航空航天和测试仪器

标签:外部,DA,子卡,12.6,FMC,时钟
From: https://www.cnblogs.com/orihard2020/p/17057082.html

相关文章