首页 > 其他分享 >基于ARM+FPGA异核架构的米尔MYC-JX8MMA7核心板的工业数据与数据采集应用

基于ARM+FPGA异核架构的米尔MYC-JX8MMA7核心板的工业数据与数据采集应用

时间:2022-12-02 15:33:24浏览次数:42  
标签:FPGA JX8MMA7 系统 采集 工业 MYC 数据 ARM

随着通信与网络技术、互联网的发展,工业管理数据化、网络化、智能化已成大势所趋,利用工业物联网完成工业控制是智慧工厂中必不可少的一部分。传统的控制与数据采集系统,主机一旦需要同时与多个数据采集设备保持高速通信,并要承担更复杂的数据处理、保持高清的多媒体显示等功能,传统的工业数据采集硬件系统就相形见绌了。而基于ARM和FPGA架构的嵌入式系统自带丰富外设接口,具备高清显示、高速传输等功能,还可以并行完成对于工业数据高速采集任务。是工业4.0硬件升级必备选择之一。

基于ARM+FPGA异核架构的米尔MYC-JX8MMA7核心板的工业数据与数据采集应用_米尔电子

图片来自网络


工业数据采集控制系统主要分两大结构。首先是数据采集系统,以FPGA处理器为主,主要用于工业协议数据的高速采集和获取;其次是嵌入式控制平台,以ARM处理器为主,作为主控中心进行各模块的协调管理和资源调度,同时接收FPGA端数据、结果可视化以及人机交互。利用通信模块将获取的数据传输到工业MES+ERP系统上,既降低人工数据录入的风险,又减少人力资源的浪费。

基于ARM+FPGA异核架构的米尔MYC-JX8MMA7核心板的工业数据与数据采集应用_数据采集_02

工业数据采集控制系统-框架图​

工业数据采集控制系统,主要可以分为高速数据采集系统和嵌入式人机交互系统,两大系统是构成工业自动化数据采集系统重要组成部分,是工业4.0升级必不可少的工业系统之一。

基于ARM+FPGA异核架构的米尔MYC-JX8MMA7核心板的工业数据与数据采集应用_ARM+FPGA_03

工业数据采集控制系统-流程图

  • 高速数据采集系统:FPGA芯片+工业信号采集系统,共同组成的高速数据采集系统是快速获取工业信息数据的重要途径。通过外部各种数据采集模块,例如摄像头,位移传感器,高精度ADC采样模块等,FPGA芯片把各模块的数据信号进行并行采样处理,存储。从而实现高速工业数据采集功能。
  • 嵌入式人机交互系统:人机交互系统作为整个系统的核心,一方面通过SPI/PCIE发送采集指令信号给到信号控制系统FPGA进行数据采集,数据采集处理后通过SPI/PCIE上传到ARM芯片进行数据处理和分析。另一方面可以通过USB连接鼠标键盘,人工输入指令,进行脚本自动抓取数据,并通过触摸显示系统进行数据结果展示;还可以通过网络上传工业MES+ERP系统,对工业数据进行云存储。

基于ARM+FPGA异核架构的米尔MYC-JX8MMA7核心板的工业数据与数据采集应用_数据采集_04

基于MYC-JX8MMA7的工业数据采集控制系统图

基于米尔刚发布新品MYC-JX8MMA7核心板的工业数据采集控制系统解决方案,可以一板满足硬件系统的两大处理器需求。FPGA+ARM的异核架构核心板,可以极大降低客户硬件成本和硬件设计难度,并提供丰富的开发资源,可以加速产品开发进程。

基于ARM+FPGA异核架构的米尔MYC-JX8MMA7核心板的工业数据与数据采集应用_数据采集_05

  • 满足高速数据采集需求
    MYC-JX8MMA7核心板搭载的Xilinx Artix-7对标Zynq 7010的FPGA资源,满足【数据采集系统】的高速数据采集的需求。
  • 优异的人机交互和实时操控功能
    ​MYC-JX8MMA7核心板搭载的NXP i.MX8M Mini芯片具备4颗Cortex-A53内核和Cortex-M4内核能够提供出色的数据处理能力和人机交互界面,并且可以实时操控电机驱动模块,满足【实时操控系统】的数据处理、任务调度和人机交互要求。
  • 高速通信能力
    MYC-JX8MMA7核心板MPU与FPGA之间采用PCIE高速通信,高达200~300MB/S的通信能力,满足数据的快速传输需求。


为了方便开发者进行前期功能评估和软件调试,米尔同时开发了MYD-JX8MMA7开发板,助力产品开发。


基于ARM+FPGA异核架构的米尔MYC-JX8MMA7核心板的工业数据与数据采集应用_数据采集系统_06



ARM+FPGA架构、ARM+FPGA架构处理器、ARM+FPGA架构核心板、ARM+FPGA开发板、异核架构、异核核心板、异核开发板、MPU+FPGA、i.MX8M Mini+ARTIX-7、artix-7、artix-7核心板、artix-7开发板、i.MX8M Mini核心板、i.MX8M Mini开发板

标签:FPGA,JX8MMA7,系统,采集,工业,MYC,数据,ARM
From: https://blog.51cto.com/u_14441798/5907078

相关文章

  • 数据库面试题--Mycat
    Mycat1.Mycat是什么?2.什么叫混合切分3.在项目组中,切分后的库从哪里而来?4.搭建mycat的核心配置文件有哪些?5.mycat分库可以分成100个库吗?6.进行库表拆分时,拆分规则怎......
  • 数字逻辑实验 9 FPGA数字钟(Verilog)
    目录实验9FPGA数字钟实验分析:实现思路:硬件支持:硬件描述语言代码编写:1顶层模块2时钟分频,(正/倒)计时器模块3输入处理模块in_out.v5......
  • 基于FPGA的正弦PWM产生系统verilog实现
    目录一、理论基础二、案例背景三、部分FPGA仿真四、仿真结论分析五、参考文献一、理论基础根据如下公式,首先建立simulink仿真模型:   这里,主要需要设计cos模块......
  • 180H_FPGA时钟结构
    PLL端口信号解释信号名含义PLL_PWDpowerdownpll_rst复位PLLclkin_dsel0:clkin1作为参考时钟;1:clkin2作为参考时钟clkfb外部反馈时钟输入dyn_idiv[5:0]动态inputdivider......
  • 基于FPGA的AD7303/ADCS7476模拟数字转换VHDL开发
    目录一、理论基础二、核心程序三、测试结果 一、理论基础在AlteraNIOS板上设计和实现一个格式转换系统,该系统读取模拟输入,将其转换为数字数据,然后将其反向转换为......
  • FPGA+MPU+MCU三芯合一!米尔全自动血细胞分析仪解决方案
    全自动血细胞分析仪是医院临床检验应用非常广泛的仪器之一,用来检测红细胞、血红蛋白、白细胞、血小板等项目。是基于电子技术和自动化技术的全自动智能设备,功能齐全,操作简单......
  • mycompiler1 大学生利用C++构建一个编译器之词法分析器
    文章目录​​1.定义语言​​​​2.编译器工作流程​​​​2.1.编译器处理的两大过程和分层设计​​​​3.词法分析器的实现​​​​3.1.有限状态机(正则匹配)​​​​3......
  • 【FPGA & Verilog】手把手教你实现一个DDS信号发生器
    信号发⽣器的设计与实现1.输出波形:⽅波(占空⽐50%)、锯⻮波、三⻆波、脉冲信号(占空⽐连续可调)、正弦波、任意波等2.输出频率:100KHz3.波形选择:使⽤拨码开关选择 思路......
  • 学fpga(从verilog到hls)
            hls,全称为highlevelsynthesis。也就是说从更高一级的语言来完成电路的综合。从前,编写fpga只有一个方法,都是编写verilog类似的硬件语言。但是如何用c、c++......
  • 学fpga(在线verilog编程)
        很多编程不方便的同学,可以利用在线工具进行编程。比如现在,https://hdlbits.01xz.net/wiki/Main_Page这个网站就非常不错,适合暂时还没有安装quartus、vivado的同......